宽带码分多址系统的长扰码序列相位偏移方法和装置

    公开(公告)号:CN101072098A

    公开(公告)日:2007-11-14

    申请号:CN200610076598.8

    申请日:2006-05-08

    Abstract: 本发明公开了一种宽带码分多址系统的长扰码序列相位偏移方法和装置,其方法包括以下步骤:根据扰码序列中X、Y序列生成的多项式,分别得到对应X、Y序列生成多项式的相位偏移矩阵XT和YT;由扰码序列偏移量确定XT和YT矩阵不同次幂的乘积组合;由确定的XT和YT不同次幂的矩阵参数分别相乘计算得到X序列和Y序列的相位偏移矩阵参数;将扰码序列X、Y分别与对应相位偏移矩阵相乘,得到相位偏移后的扰码序列X′、Y′。本发明方法和装置在长扰码序列相位偏移量较大时无须多次对扰码序列X、Y进行移位操作,可以快速得到各相位偏移的扰码码字,其系统处理延时减小了,系统设计的复杂性也大大降低,节省了大量的硬件资源。

    宽带码分多址系统正交可变扩频因子码生成的方法和装置

    公开(公告)号:CN1988428B

    公开(公告)日:2011-04-06

    申请号:CN200510132444.1

    申请日:2005-12-23

    Abstract: 本发明公开了一种宽带码分多址系统正交可变扩频因子码生成的方法和装置,所述装置包括一个扩频因子为16的正交可变扩频因子码树表存储器、信道码号分解模块、码树选择模块、乘法器模块、正交可变扩频因子码字计数器;并且所述信道码号分解模块用于将输入的信道码号分解成两个对应扩频因子为16的信道码号,并用新的信道码号从扩频因子为16的正交可变扩频因子码树表存储器中读出对应的正交可变扩频因子码号。本发明方法和装置实现了并行多bit的OVSF码的产生,实现的资源远远小于多套单bit的OVSF码生成器,尤其是控制非常简单,可以在码字需要的时候立刻产生对应的OVSF码字,节约了存储的资源。

    一种长扰码相位偏移码字生成的方法和装置

    公开(公告)号:CN101098162A

    公开(公告)日:2008-01-02

    申请号:CN200610090447.8

    申请日:2006-06-27

    CPC classification number: H04J13/10 H04J13/0074

    Abstract: 本发明公开了一种长扰码相位偏移码字生成的方法和装置,其包括以下步骤:由长扰码码字相位偏移量确定长扰码序列X、Y的相位旋转矩阵;根据所述步骤A确定的相位旋转矩阵及生成向量旋转得到相位偏移生成向量;根据所述步骤B确定的相位偏移生成向量以及长扰码序列X、Y旋转得到相位偏移后的序列值;生成相位偏移后的序列值,生成相位偏移后的长扰码码字。本发明方法和装置由于只使用了4个列向量就完成了长扰码相位偏移码字的生成,与寄存器移位和矩阵旋转长扰码序列相位这两种方法相比,使用的数据量大大减少,而且可以快速得到相位偏移后的长扰码码字,系统设计也相对简单,易于实现。

    一种比特加扰并行处理方法和装置

    公开(公告)号:CN101022283A

    公开(公告)日:2007-08-22

    申请号:CN200710086763.2

    申请日:2007-03-15

    Abstract: 本发明公开了一种比特加扰并行处理方法和装置,适用于宽带码分多址系统的高速下行分组接入领域,将比特加扰扰码的取值扩展到负无穷大;再将16比特相位值存储器中的比特加扰扰码序列对应的相位值向负无穷大方向移动M个相位,并进行存储,其中M为第一个并行数据序列中位于低比特的无效比特数;输入并行数据序列,利用移动后的比特加扰扰码序列与所述并行数据序列完成加扰操作。本发明通过在扰码序列前插入部分多余相位的方式,使得不再需要原有装置中对齐数据或者对齐扰码序列时必须使用的N个N选1的数据选择器单元,而只需要16个二选一的选择器,从而降低比特加扰并行处理结构的复杂度。

    宽带码分多址系统正交可变扩频因子码生成的方法和装置

    公开(公告)号:CN1988428A

    公开(公告)日:2007-06-27

    申请号:CN200510132444.1

    申请日:2005-12-23

    Abstract: 本发明公开了一种宽带码分多址系统正交可变扩频因子码生成的方法和装置,所述装置包括一个扩频因子为16的正交可变扩频因子码树表存储器、信道码号分解模块、码树选择模块、乘法器模块、正交可变扩频因子码字计数器;并且所述信道码号分解模块用于将输入的信道码号分解成两个对应扩频因子为16的信道码号,并用新的信道码号从扩频因子为16的正交可变扩频因子码树表存储器中读出对应的正交可变扩频因子码号。本发明方法和装置实现了并行多bit的OVSF码的产生,实现的资源远远小于多套单bit的OVSF码生成器,尤其是控制非常简单,可以在码字需要的时候立刻产生对应的OVSF码字,节约了存储的资源。

    多模基站上行接收系统及方法

    公开(公告)号:CN102263711A

    公开(公告)日:2011-11-30

    申请号:CN201010186861.5

    申请日:2010-05-28

    Abstract: 本发明涉及一种多模基站上行接收系统及方法,系统包括AGC模块、通信制式控制模块及数据处理模块,通信制式控制模块控制AGC模块对来自基站天线的数据信号进行幅度调整及控制数据处理模块对CDMA通信制式信号或LTE通信制式信号进行调制解调处理。通过通信制式控制模块控制数据处理模块进行数据信号的选择切换,可实现WCDMA、TD-SCDMA、LTE三种通信制式中任一种制式的实时基带信号上行接收解调处理,兼容性好;而且,可将三种通信制式中的多个相同功能模块复用,减少了资源消耗;提高了系统综合性能;通过增加相关模块,可以实现任意制式的基带信号处理,可扩展性好;多种制式采用同一款芯片,可以统一不同产品的平台架构,使用同样的单板,降低研发、采购和维护成本。

    联合辅同步信号检测与帧定时同步的方法

    公开(公告)号:CN101938813A

    公开(公告)日:2011-01-05

    申请号:CN200910108539.8

    申请日:2009-06-30

    Abstract: 本发明公开了一种联合辅同步信号检测与帧定时同步的方法。该方法,包括:①根据小区组的扇区号产生本地辅同步序列SSC1_n和SSC2_n,n为序列号;②将接收到的时域信号变换到频域,得到待检测的辅同步信号S1和S2;③内积运算得到P1_n=P1_n-1+[S1,SSC1_n]+[S2,SSC2_n],P2_n=P2_n-1+[S1,SSC2_n]+[S2,SSC1_n];④选择P1_n和P2_n中相关值的绝对值的最大值P,判断其是否大于预设门限值Tmax;⑤若是,取最大值P的索引为小区组的ID号,否则,再执行步骤②,然后再执行步骤③。采用本发明所述方法,降低运算复杂度和初始小区搜索时间。

    一种宽带码分多址系统同步信道发送码片级实现方法

    公开(公告)号:CN1881858B

    公开(公告)日:2010-05-05

    申请号:CN200510075373.6

    申请日:2005-06-16

    Abstract: 本发明提出了一种宽带码分多址系统同步信道发送码片级实现方法,首先获得主同步信道发送序列CpNew,和辅助同步信道发送序列CsNewi,k。然后完成主同步信道发送序列CpNew和辅助同步信道发送序列CsNewi,k的映射。接着按照其他下行物理信道的处理过程,完成同步信道的扩频、加扰和加权处理。采用本发明所述方法,使用其他下行物理信道发送码片级处理资源完成同步信道发送码片级处理,从而提高了WCDMA系统基站的基带处理器下行物理信道发送专用集成电路中的资源利用率和集成度,并降低单信道成本。

Patent Agency Ranking