一种自动化测试系统及其方法

    公开(公告)号:CN101487769B

    公开(公告)日:2011-10-26

    申请号:CN200810056480.8

    申请日:2008-01-18

    Abstract: 本发明公开了一种自动化测试系统及其方法,运行于计算机终端上,用于通过工装板、仪表对通讯设备进行测试,其中该系统包括:测试参数配置模块,用于配置测试所需的测试参数;仪表校准模块,用于对仪表进行校准,得到仪表校准结果;动态执行控制模块,用于通过与工装板通讯设置通讯设备的工作状态和工作模式,并根据测试参数将仪表控制在正常工作状态;仪表测试模块,连接动态执行控制模块,用于当仪表工作在正常工作状态时,通过控制仪表的状态对通讯设备的指标进行测试,并将指标测试结果返回至动态执行控制模块进行处理。采用本发明实现了对生产线的大规模通讯产品的高效自动测试。

    一种时分双工智能天线系统阵列通道的校正方法和装置

    公开(公告)号:CN1747569A

    公开(公告)日:2006-03-15

    申请号:CN200410073897.7

    申请日:2004-09-08

    Abstract: 本发明公开一种时分双工智能天线系统阵列通道的校正方法和装置,在第一通道收发信机前端设一个开关矩阵,通过切换来实现正常收、发及连接上、下行校正链路;上行校正时,将已知序列输出到第一通道发信机,连通上行校正链路,检测各收信通道响应后的已知特征信号并采样保存;下行校正时,将已知序列依次输出到下行N个通道发信机,连通下行校正链路,通过第一通道收信机检测当前校正的下行通道分时响应后的已知特征信号并采样保存;根据接收采样的数据和已知序列,采用求相关算法得到所有上下行通道的校正权值供上下行波束形成时加权使用;本发明可实现阵列通道幅度、相位误差的校正,且无需辅助通道,算法简单,校正精度高,还可以实现在线校正。

    一种TDD无线通信系统智能天线阵校准的方法及装置

    公开(公告)号:CN1595831A

    公开(公告)日:2005-03-16

    申请号:CN200410028023.X

    申请日:2004-07-08

    Abstract: 一种TDD无线通信系统智能天线阵校准装置,包括:N个天线阵元、N个滤波耦合器、至少一个功率分路/合路器;N个滤波耦合器分别与N个天线阵元及N个基站射频通道对应连接;功率分路/合路器的合路端连接基站校准信号单元的校准端,其分路端分别连接N个滤波耦合器的耦合端。校准时,由基站输出校准信标信号,经由功率分路/合路器分成N路输入N个滤波耦合器后,传输至对应的基站接收通道,由基站接收通道处理接收到的校准信标信号;由基站的N个发信通道分别发送校准信标信号到相对应的滤波耦合器,再经功率分路/合路器输入至基站接收通道,由基站接收通道处理来自N个发信通道的校准信号。解决了校准过程受环境影响的问题,增加了校准精度。

    一种具有数字预失真技术的时分双工线性功放模块

    公开(公告)号:CN101262457B

    公开(公告)日:2011-01-19

    申请号:CN200710130273.8

    申请日:2007-07-17

    Abstract: 本发明公开了一种具有数字预失真技术的时分双工线性功放模块,包括数据处理单元、DAC单元、第一混频器单元,第二混频器单元、耦合单元、ADC单元,还包括环形器,用于实现输入和输出信号隔离;低噪放单元,低噪放单元,用于接收环形器的输入信号,对输入信号低噪放大后,再发送给射频切换开关;射频切换开关,用于时分接收耦合单元反馈信号和环形器的上行射频信号,发送给第二混频器单元;所述数据处理单元还用于实现DPD技术的误差比较以及预失真数据处理。本发明根据TDD时分特点,将DPD所需的发射信号误差比较回路利用TDD接收回路来实现,即将接收回路和误差比较回路合二为一,本发明结构简单、实用、节省空间、成本较低。

    一种适用于射频拉远模块多级级联的时钟处理方法及装置

    公开(公告)号:CN101437320B

    公开(公告)日:2010-12-08

    申请号:CN200710187974.5

    申请日:2007-11-15

    Abstract: 本发明公开了一种适用于射频拉远模块多级级联的时钟处理的方法,包括:(a)光接口时钟恢复根据射频拉远模块从基带模块或上级射频拉远模块接收的数据中获取时钟信号CLK0;(b)硬锁相环PLL1将获取的所述时钟信号CLK0作为参考时钟并输出时钟信号CLK1作为射频拉远模块光接口发送时钟的时钟信号;光接口发送时钟将收到的时钟信号发送至下级射频拉远模块;软锁相环PLL2将获取的所述时钟信号CLK0作为参考时钟输入并根据软锁相算法输出时钟信号CLK2作为本地参考时钟。采用本发明所述方法和装置,可取得时钟精度和相噪两方面指标的优化。

    一种自动化测试系统及其方法

    公开(公告)号:CN101487769A

    公开(公告)日:2009-07-22

    申请号:CN200810056480.8

    申请日:2008-01-18

    Abstract: 本发明公开了一种自动化测试系统及其方法,运行于计算机终端上,用于通过工装板、仪表对通讯设备进行测试,其中该系统包括:测试参数配置模块,用于配置测试所需的测试参数;仪表校准模块,用于对仪表进行校准,得到仪表校准结果;动态执行控制模块,用于通过与工装板通讯设置通讯设备的工作状态和工作模式,并根据测试参数将仪表控制在正常工作状态;仪表测试模块,连接动态执行控制模块,用于当仪表工作在正常工作状态时,通过控制仪表的状态对通讯设备的指标进行测试,并将指标测试结果返回至动态执行控制模块进行处理。采用本发明实现了对生产线的大规模通讯产品的高效自动测试。

    TD-SCDMA系统室外单元与室内单元实现同步的方法与装置

    公开(公告)号:CN100488080C

    公开(公告)日:2009-05-13

    申请号:CN200410027903.5

    申请日:2004-06-30

    Abstract: 本发明涉及一种TD-SCDMA系统室外单元与室内单元实现同步的方法和装置。为实现调试简单,可保证系统实时性的要求,同时不受环境影响,且可实时校正帧偏差的目的,该方法包括如下步骤:(a)由室内单元产生帧同步信号;(b)当该帧同步信号由通讯链路的输入端传送至室外单元时,通过计数脉冲对该信号的传输延迟进行计数;(c)当信号从室外单元通过通讯链路反向反馈传回至该输入端时,停止传输延迟计数并计算出信号传输时延为2ΔT;(d)室内单元提前ΔT时间发送下一帧同步信号,以使同步误差在一个计数脉冲之内。本发明同时还提供一种TD-SCDMA系统室外单元与室内单元实现同步的装置。本发明的方法与装置主要用于时分双工无线通信系统中,可自动校准室外单元的收发时序。

    一种具有数字预失真技术的时分双工线性功放模块

    公开(公告)号:CN101262457A

    公开(公告)日:2008-09-10

    申请号:CN200710130273.8

    申请日:2007-07-17

    Abstract: 本发明公开了一种具有数字预失真技术的时分双工线性功放模块,包括数据处理单元、DAC单元、第一混频器单元,第二混频器单元、耦合单元、ADC单元,还包括环形器,用于实现输入和输出信号隔离;低噪放单元,低噪放单元,用于接收环形器的输入信号,对输入信号低噪放大后,再发送给射频切换开关;射频切换开关,用于时分接收耦合单元反馈信号和环形器的上行射频信号,发送给第二混频器单元;所述数据处理单元还用于实现DPD技术的误差比较以及预失真数据处理。本发明根据TDD时分特点,将DPD所需的发射信号误差比较回路利用TDD接收回路来实现,即将接收回路和误差比较回路合二为一,本发明结构简单、实用、节省空间、成本较低。

    一种时分双工智能天线系统阵列通道的校正方法和装置

    公开(公告)号:CN100352298C

    公开(公告)日:2007-11-28

    申请号:CN200410073897.7

    申请日:2004-09-08

    Abstract: 本发明公开一种时分双工智能天线系统阵列通道的校正方法和装置,在第一通道收发信机前端设一个开关矩阵,通过切换来实现正常收、发及连接上、下行校正链路;上行校正时,将已知序列输出到第一通道发信机,连通上行校正链路,检测各收信通道响应后的已知特征信号并采样保存;下行校正时,将已知序列依次输出到下行N个通道发信机,连通下行校正链路,通过第一通道收信机检测当前校正的下行通道分时响应后的已知特征信号并采样保存;根据接收采样的数据和已知序列,采用求相关算法得到所有上下行通道的校正权值供上下行波束形成时加权使用;本发明可实现阵列通道幅度、相位误差的校正,且无需辅助通道,算法简单,校正精度高,还可以实现在线校正。

    一种适用于射频拉远模块多级级联的时钟处理方法及装置

    公开(公告)号:CN101437320A

    公开(公告)日:2009-05-20

    申请号:CN200710187974.5

    申请日:2007-11-15

    Abstract: 本发明公开了一种适用于射频拉远模块多级级联的时钟处理的方法,包括:(a)光接口时钟恢复根据射频拉远模块从基带模块或上级射频拉远模块接收的数据中获取时钟信号CLK0;(b)硬锁相环PLL1将获取的所述时钟信号CLK0作为参考时钟并输出时钟信号CLK1作为射频拉远模块光接口发送时钟的时钟信号;光接口发送时钟将收到的时钟信号发送至下级射频拉远模块;软锁相环PLL2将获取的所述时钟信号CLK0作为参考时钟输入并根据软锁相算法输出时钟信号CLK2作为本地参考时钟。采用本发明所述方法和装置,可取得时钟精度和相噪两方面指标的优化。

Patent Agency Ranking