一种时钟与数据恢复电路和模拟电路的行为级建模方法

    公开(公告)号:CN103425810A

    公开(公告)日:2013-12-04

    申请号:CN201210164338.1

    申请日:2012-05-24

    Abstract: 本发明提供一种时钟与数据恢复电路的行为级建模方法,包括:步骤1、将时钟与数据恢复电路中的电路模块划分为数字电路模块和模拟电路模块;步骤2、根据上述划分好的电路模块,分别采用Verilog语言进行描述。本发明还提供一种模拟电路的行为级建模方法。通过本发明提供一种时钟与数据恢复电路和模拟电路的行为级建模方法,可以采用Verilog硬件描述语言对时钟与数据恢复电路进行行为级建模,将所有的模拟电路建模在一个模块中,克服了Verilog语言不支持对模拟电压、电流建模和仿真的困难,可以供逻辑验证工程师用数字仿真器做顶层验证,提高了模型验证的效率。

    一种用于薄膜晶体管的灰度调制装置

    公开(公告)号:CN101025905A

    公开(公告)日:2007-08-29

    申请号:CN200710087468.9

    申请日:2007-03-20

    Inventor: 文冠果

    Abstract: 本发明公开了一种用于薄膜晶体管的灰度调制装置,包括:帧信号产生单元、灰度数据存储单元、灰度数据读取控制单元以及灰度电压选择单元,还包括帧率控制单元,用于进行灰度数据转换,并将转换后的灰度数据输入灰度电压选择单元;所述帧信号产生单元经由所述帧率控制单元与所述灰度电压选择单元连接,所述灰度数据存储单元经由所述灰度数据读取控制单元和所述帧率控制单元与所述灰度电压选择单元连接。本发明的装置适用在要求显示效果比较高的电子产品领域,采用本装置在保证同样最佳显示效果的情况下,由于所采用灰度电压选择单元占用面积小,因此降低了驱动控制芯片的加工成本。

    一种FIFO存储器的数据处理方法

    公开(公告)号:CN1264096C

    公开(公告)日:2006-07-12

    申请号:CN200310113548.9

    申请日:2003-11-17

    Abstract: 本发明公开了一种FIFO存储器的数据处理方法,其核心思想是:写控制模块在内部对FIFO的写数据和写地址进行缓存,缓存得到的结果将比实际的写地址和写数据滞后一拍,这样当发生溢出的时候,就可以用添加了溢出标志的缓存数据写入缓存的地址指向的位置,从而避免破坏当前读指针指向地址的数据。本发明提出的方法尤其适用于用FIFO存储具有帧结构的数据的情况,能够解决由于异步产生的错误,并能够有效的保护数据,最大限度地提高了数据存储的效率和利用效率。

    一种FIFO存储器的数据处理方法

    公开(公告)号:CN1545031A

    公开(公告)日:2004-11-10

    申请号:CN200310113548.9

    申请日:2003-11-17

    Abstract: 本发明公开了一种FIFO存储器的数据处理方法,其核心思想是:写控制模块在内部对FIFO的写数据和写地址进行缓存,缓存得到的结果将比实际的写地址和写数据滞后一拍,这样当发生溢出的时候,就可以用添加了溢出标志的缓存数据写入缓存的地址指向的位置,从而避免破坏当前读指针指向地址的数据。本发明提出的方法尤其适用于用FIFO存储具有帧结构的数据的情况,能够解决由于异步产生的错误,并能够有效的保护数据,最大限度地提高了数据存储的效率和利用效率。

    一种自适应均衡器和自适应均衡方法

    公开(公告)号:CN101635694A

    公开(公告)日:2010-01-27

    申请号:CN200810116931.2

    申请日:2008-07-21

    Abstract: 本发明提供一种自适应均衡器和自适应均衡方法,所述自适应均衡器包括:幅度检测电路,用于检测输入信号的幅度衰减状态,获取一检测结果,所述输入信号为初始输入信号或增益后信号;自动增益控制电路,用于根据所述检测结果,为所述初始输入信号提供增益处理,得到所述增益后信号;数字控制电路,用于在所述检测结果表明所述输入信号满足要求时,根据所述自动增益控制电路最终提供的增益,计算所述初始输入信号的传输距离;增益提升电路,用于根据所述传输距离,为所述初始传输信号的主频分量和直流分量提供相应的增益,得到均衡信号并输出。本发明可以根据信号的传输距离自适应调整对信号幅度的补偿。

    一种用帧率控制方法实现液晶灰度的电路

    公开(公告)号:CN100444237C

    公开(公告)日:2008-12-17

    申请号:CN200510102634.9

    申请日:2005-09-12

    Abstract: 本发明公开了一种用帧率控制方法实现液晶灰度的电路,包括脉冲产生单元、灰度调制单元、灰度数据读取控制单元、数据存储器、帧同步产生单元;所述脉冲产生单元用于产生周期性的脉冲波形,生成行同步信号;所述脉冲产生单元包括一子帧计数器,将时钟信号和行同步信号输入后子帧计数器不同位产生不同脉宽的脉冲波形;所述灰度数据读取控制单元用于进行地址选择,从存储器件中读出灰度数据作为所述灰度调制单元的输入;所述数据存储器用于存储灰度数据;所述帧同步产生单元用于接收所述行同步信号,产生帧同步信号;所述灰度调制单元实现各段灰度数据的脉冲合并后输出。本发明的电路采用了简单的电路,而实现了FRC方式的灰度调制。

    一种乒乓缓冲装置
    7.
    发明授权

    公开(公告)号:CN100349442C

    公开(公告)日:2007-11-14

    申请号:CN200410042872.0

    申请日:2004-05-28

    Abstract: 本发明公开了一种乒乓缓存装置,包括数据附加信息分析模块、附加信息输入选择器、输入数据分析模块、写缓存选择器、写跳转条件处理模块、乒乓缓存的实体模块、附加信息输出选择器和读缓存选择器。使用本发明的提出的乒乓缓存装置,能够实现只用一套乒乓缓存实体即可对数据流中不同类型数据进行分类缓存,本发明提出的乒乓装置,扩展了传统乒乓缓存的功能,有效地解决了使用传统乒乓缓存浪费资源的问题,节省了电路资源,提高了系统中数据缓存的效率。

    一种液晶灰度的非线性实现电路

    公开(公告)号:CN1932951A

    公开(公告)日:2007-03-21

    申请号:CN200510102636.8

    申请日:2005-09-12

    Abstract: 本发明公开了一种液晶灰度的非线性实现电路,包括脉冲产生单元、灰度调制单元、灰度数据读取控制单元、数据存储器、帧同步产生单元;所述脉冲产生单元用于产生周期性的脉冲波形,生成行同步信号;所述灰度数据读取控制单元用于根据所述行同步信号,进行地址选择,从所述数据存储器中读出灰度数据作为所述灰度调制单元的输入;所述数据存储器用于存储灰度数据,输出灰度数据;所述帧同步产生单元接收所述行同步信号,并产生帧同步信号;所述灰度调制单元,输入所述脉冲和所述灰度数据,实现各段灰度数据的脉冲合并后输出。本发明的液晶灰度的非线性实现电路节省了功耗,最大可能的减少了短脉冲,可根据液晶器件的物理特性进行调整。

    一种用帧率控制方法实现液晶灰度的电路

    公开(公告)号:CN1932949A

    公开(公告)日:2007-03-21

    申请号:CN200510102634.9

    申请日:2005-09-12

    Abstract: 本发明公开了一种用帧率控制方法实现液晶灰度的电路,包括脉冲产生单元、灰度调制单元、灰度数据读取控制单元、数据存储器、帧同步产生单元;所述脉冲产生单元用于产生周期性的脉冲波形,生成行同步信号;所述脉冲产生单元包括一子帧计数器,将时钟信号和行同步信号输入后其不同位产生不同脉宽的脉冲波形;所述灰度数据读取控制单元用于进行地址选择,从存储器件中读出灰度数据作为所述灰度调制单元的输入;所述数据存储器用于存储灰度数据;所述帧同步产生单元用于接收所述行同步信号,产生帧同步信号;所述灰度调制单元实现各段灰度数据的脉冲合并后输出。本发明的电路采用了简单的电路,而实现了FRC方式的灰度调制。

    一种用帧率控制方法实现液晶灰度的电路

    公开(公告)号:CN1932948A

    公开(公告)日:2007-03-21

    申请号:CN200510102633.4

    申请日:2005-09-12

    Abstract: 本发明公开了一种用帧率控制方法实现液晶灰度的电路,包括脉冲产生单元、灰度调制单元、灰度数据读取控制单元、数据存储器、帧同步产生单元;所述脉冲产生单元用于产生周期性的脉冲波形,生成行同步信号;所述灰度数据读取控制单元用于进行地址选择,从所述数据存储器中读出灰度数据;所述数据存储器用于存储灰度数据;所述帧同步产生单元接收行同步信号,产生帧同步信号;所述灰度调制单元用于输入脉冲和灰度数据,实现各段灰度数据的脉冲合并后输出;其包括级联的多个选择器,每一级将脉冲波形作为数据的选择信号,所述选择器的输入信号为灰度数据以及上一级选择器的输出。本发明电路采用了比较简单的电路实现FRC的灰度调制。

Patent Agency Ranking