一种FIFO存储器的数据处理方法

    公开(公告)号:CN1264096C

    公开(公告)日:2006-07-12

    申请号:CN200310113548.9

    申请日:2003-11-17

    Abstract: 本发明公开了一种FIFO存储器的数据处理方法,其核心思想是:写控制模块在内部对FIFO的写数据和写地址进行缓存,缓存得到的结果将比实际的写地址和写数据滞后一拍,这样当发生溢出的时候,就可以用添加了溢出标志的缓存数据写入缓存的地址指向的位置,从而避免破坏当前读指针指向地址的数据。本发明提出的方法尤其适用于用FIFO存储具有帧结构的数据的情况,能够解决由于异步产生的错误,并能够有效的保护数据,最大限度地提高了数据存储的效率和利用效率。

    一种FIFO存储器的数据处理方法

    公开(公告)号:CN1545031A

    公开(公告)日:2004-11-10

    申请号:CN200310113548.9

    申请日:2003-11-17

    Abstract: 本发明公开了一种FIFO存储器的数据处理方法,其核心思想是:写控制模块在内部对FIFO的写数据和写地址进行缓存,缓存得到的结果将比实际的写地址和写数据滞后一拍,这样当发生溢出的时候,就可以用添加了溢出标志的缓存数据写入缓存的地址指向的位置,从而避免破坏当前读指针指向地址的数据。本发明提出的方法尤其适用于用FIFO存储具有帧结构的数据的情况,能够解决由于异步产生的错误,并能够有效的保护数据,最大限度地提高了数据存储的效率和利用效率。

    一种多行寻址的液晶显示驱动器

    公开(公告)号:CN100510869C

    公开(公告)日:2009-07-08

    申请号:CN200710086868.8

    申请日:2007-03-21

    Inventor: 何刚跃

    Abstract: 本发明公开了一种多行寻址的液晶显示驱动器,包括计数单元、译码单元、显示存储单元、扰码器、逻辑门电路和电压选择器,其特征在于,所述计数单元以块为单位进行计数,并将计数的结果送入译码单元,所述块为n个显示行,1≤n<M,其中M为显示行的总行数;所述译码单元以块为单位进行译码,根据块计数单元的计数结果输出存储字指针,所述存储字指针控制显示存储单元的输出;所述显示存储单元存储有所有显示行的色彩值,根据存储字指针的指示以块为单位输出色彩值到扰码器;所述扰码器将输入的色彩值经过运算后送入所述逻辑门电路;所述电压选择器根据所述逻辑门电路的结果输出电压驱动行电极和列电极。

    一种液晶灰度的实现电路

    公开(公告)号:CN100440305C

    公开(公告)日:2008-12-03

    申请号:CN200510102635.3

    申请日:2005-09-12

    Abstract: 本发明公开了一种液晶灰度的实现电路,包括脉冲产生单元、灰度调制单元、灰度数据读取控制单元、数据存储器、帧同步产生单元;所述脉冲产生单元用于产生周期性的脉冲波形,生成行同步信号,包括一子帧计数器,其各位输出产生计数器复位控制信号,并联控制多个计数器,并控制其复位;所述计数器的时钟信号与对应的脉冲宽度产生器输入一对应的比较器,该比较器的输出作为一选择器的选择信号,用于对高/低电平进行选择后产生对应的脉冲波形;所述数据存储器用于存储灰度数据;所述帧同步产生单元用于产生帧同步信号;所述灰度调制单元用于对脉冲合并后输出。本发明电路用很少的逻辑门实现了灰度数据转换为脉冲的功能,节省了面积,且实现电路简单。

    一种乒乓缓冲装置
    5.
    发明公开

    公开(公告)号:CN1585373A

    公开(公告)日:2005-02-23

    申请号:CN200410042872.0

    申请日:2004-05-28

    Abstract: 本发明公开了一种乒乓缓存装置,包括数据附加信息分析模块、附加信息输入选择器、输入数据分析模块、写缓存选择器、写跳转条件处理模块、乒乓缓存的实体模块、附加信息输出选择器和读缓存选择器。使用本发明的提出的乒乓缓存装置,能够实现只用一套乒乓缓存实体即可对数据流中不同类型数据进行分类缓存,本发明提出的乒乓装置,扩展了传统乒乓缓存的功能,有效地解决了使用传统乒乓缓存浪费资源的问题,节省了电路资源,提高了系统中数据缓存的效率。

    一种液晶灰度的非线性实现电路

    公开(公告)号:CN100485764C

    公开(公告)日:2009-05-06

    申请号:CN200510102636.8

    申请日:2005-09-12

    Abstract: 本发明公开了一种液晶灰度的非线性实现电路,包括脉冲产生单元、灰度调制单元、灰度数据读取控制单元、数据存储器、帧同步产生单元;所述脉冲产生单元用于产生周期性的脉冲波形,生成行同步信号;所述灰度数据读取控制单元用于根据所述行同步信号,进行地址选择,从所述数据存储器中读出灰度数据作为所述灰度调制单元的输入;所述数据存储器用于存储灰度数据,输出灰度数据;所述帧同步产生单元接收所述行同步信号,并产生帧同步信号;所述灰度调制单元,输入所述脉冲和所述灰度数据,实现各段灰度数据的脉冲合并后输出。本发明的液晶灰度的非线性实现电路节省了功耗,最大可能的减少了短脉冲,可根据液晶器件的物理特性进行调整。

    一种多通道高级数据链路控制器

    公开(公告)号:CN1994002A

    公开(公告)日:2007-07-04

    申请号:CN200480043660.2

    申请日:2004-08-02

    CPC classification number: H04L69/14

    Abstract: 本发明多通道HDLC控制器,用于实现多通道HDLC与系统的对接,将数据以多通道HDLC方式进行组织,然后通过时分复用接口传送数据,同时通过AHB总线接口与使用HDLC控制器的系统内存相连,在本发明中,部分HDLC控制器工作所需的临时参数被放在HDLC控制器之外,通过内部逻辑从外部调用这些参数。本发明采用非RISC设计、全电路实现,无需采用通用的RISC,并为HDLC设置专门的接口,设计难度小;本发明将多通道HDLC控制器工作所需要的临时参数存放在内存中,节省了多通道HDLC控制器本身的硬件资源。此外,对于多通道HDLC控制器中多通道的数据发送或者接收,一个多通道HDLC控制器的所有通道共用一套控制逻辑,也节省了很多硬件资源。

    脉冲产生电路及利用该脉冲产生电路实现液晶灰度的电路

    公开(公告)号:CN100578935C

    公开(公告)日:2010-01-06

    申请号:CN200580049251.8

    申请日:2005-09-07

    CPC classification number: G09G3/2014 G09G3/2018 G09G3/3611 G09G2330/021

    Abstract: 本发明提供一种脉冲产生电路及利用该电路实现液晶灰度的电路,该液晶灰度实现电路包括:脉冲产生单元,灰度数据读取控制单元,灰度数据存储器,帧同步产生单元,以及灰度调制单元。其中所述脉冲产生单元,包括第一级脉冲产生单元,第二级脉冲产生单元,以及至少一个后级脉冲产生单元,其中,所述第一级脉冲产生单元,包括子帧计数器,子帧判断单元。所述第二级脉冲产生单元,包括第二级计数器,第二级脉冲宽度产生器,第二级比较器,第二级第一选择器,及第二级第二选择器。所述后级脉冲产生单元,包括该级计数器,该级脉冲宽度产生器,该级比较器,及该级第一选择器。本发明减少了脉冲翻转,节省了功耗,提高了显示效果。

    一种多通道高级数据链路控制器

    公开(公告)号:CN100446578C

    公开(公告)日:2008-12-24

    申请号:CN200480043660.2

    申请日:2004-08-02

    CPC classification number: H04L69/14

    Abstract: 本发明多通道HDLC控制器,用于实现多通道HDLC与系统的对接,将数据以多通道HDLC方式进行组织,然后通过时分复用接口传送数据,同时通过AHB总线接口与使用HDLC控制器的系统内存相连,在本发明中,部分HDLC控制器工作所需的临时参数被放在HDLC控制器之外,通过内部逻辑从外部调用这些参数。本发明采用非RISC设计、全电路实现,无需采用通用的RISC,并为HDLC设置专门的接口,设计难度小;本发明将多通道HDLC控制器工作所需要的临时参数存放在内存中,节省了多通道HDLC控制器本身的硬件资源。此外,对于多通道HDLC控制器中多通道的数据发送或者接收,一个多通道HDLC控制器的所有通道共用一套控制逻辑,也节省了很多硬件资源。

    一种用帧率控制方法实现液晶灰度的电路

    公开(公告)号:CN100440304C

    公开(公告)日:2008-12-03

    申请号:CN200510102633.4

    申请日:2005-09-12

    Abstract: 本发明公开了一种用帧率控制方法实现液晶灰度的电路,包括脉冲产生单元、灰度调制单元、灰度数据读取控制单元、数据存储器、帧同步产生单元;所述脉冲产生单元用于产生周期性的脉冲波形,生成行同步信号;所述灰度数据读取控制单元用于进行地址选择,从所述数据存储器中读出灰度数据;所述数据存储器用于存储灰度数据;所述帧同步产生单元接收行同步信号,产生帧同步信号;所述灰度调制单元用于输入脉冲和灰度数据,实现各段灰度数据的脉冲合并后输出;其包括级联的多个选择器,每一级将脉冲波形作为数据的选择信号,所述选择器的输入信号为灰度数据以及上一级选择器的输出。本发明电路采用了比较简单的电路实现FRC的灰度调制。

Patent Agency Ranking