-
公开(公告)号:CN101741720B
公开(公告)日:2013-01-16
申请号:CN200910209696.8
申请日:2009-11-06
Applicant: 中兴通讯股份有限公司
IPC: H04L12/931
Abstract: 本发明公开了一种多路信元时隙复用的装置和方法。所述装置包括输入存储模块,用于对输入的信元进行缓存并输出;选通网络模块,用于将来自输入存储模块的信元进行选通输出;输出存储模块,用于对来自选通网络模块的信元进行缓存并并行输出信元;以及控制逻辑模块,用于在确定有信元输入至输入存储模块时向输入存储模块发送读出信号,并用于以预定节拍信号控制选通输出,以及用于在确定选通输出已完成时控制输出存储模块将输入数据并行输出。利用本发明的方案,能够接收同时或随机输入的信元并将其并行输出,并且采用多个复用器和存储器子模块来替代单个大复用器,减小了复用器的规模和电路设计难度。
-
公开(公告)号:CN101621460B
公开(公告)日:2011-11-30
申请号:CN200810129144.1
申请日:2008-06-30
Applicant: 中兴通讯股份有限公司
CPC classification number: H04L47/60 , H04L47/50 , H04L47/522 , H04L47/6215 , H04L47/6225 , H04L47/6255 , H04L47/626 , H04L49/254 , H04L49/3045 , H04L49/90
Abstract: 本发明公开了一种分组调度方法,该方法包括:A、将接收到的分组根据分组头部包含的服务等级、以及去往目的地,缓存到相应的VOQ中;B、根据各个VOQ中的分组的数量、以及网络拥塞程度,分别为各个VOQ生成授权,将所述授权分发到各个VOQ;C、各个VOQ根据所述授权进行分组的调度出列;D、根据出列分组的优先级进行轮询调度,之后,将分组调度输出。本发明同时公开了一种实现分组调度的装置,该方法和装置可以实现对VOQ的分布式调度,调度灵活,节约了硬件逻辑资源。
-
公开(公告)号:CN103379005A
公开(公告)日:2013-10-30
申请号:CN201210119662.1
申请日:2012-04-20
Applicant: 中兴通讯股份有限公司
IPC: H04L12/28 , H04L12/931 , H04B10/40
CPC classification number: H04Q11/0003 , H04L12/2861 , H04L12/2885 , H04Q11/0005 , H04Q11/0067
Abstract: 本发明公开了一种OLT设备及其实现方法,涉及PON领域。本发明公开的光线路终端设备,包括接口单元,接收业务处理装置传输的以太网格式的数据,将接收到的以太网格式的数据进行协议处理,将协议处理后的数据转换为发送接口对应的传输信号再传输到外部设备,以及将接收外部设备发送的报文数据,将报文数据转换为业务处理装置对应的协议处理,将协议处理后的信号转换为以太网格式的数据,并传输给业务处理装置;业务处理装置,对接口单元传输的数据进行业务处理,并将处理后的数据传输给接口单元。本发明还公开了一种光线路终端设备的实现方法。本申请技术方案实现了OLT设备内组件小型化和模块化,为实现基于PON的三网融合奠定了基础。
-
公开(公告)号:CN102118304A
公开(公告)日:2011-07-06
申请号:CN201010001602.0
申请日:2010-01-05
Applicant: 中兴通讯股份有限公司
IPC: H04L12/56
Abstract: 本发明公开了一种信元交换方法和装置,涉及数据通信技术,本发明实施例通过在每个输入端口增加fifo,缓存对应的输入端口所输入的信元,并将各个fifo中缓存的信元拆分为多个数据块写入共享缓存,再由输出端口通过不同的时隙读出信元,并输出,完成交换,由于增加了fifo对信元进行了缓存,进而可以使得各个不同端口需要对同一缓存进行读写时,各端口分别在不同的时隙进行读写,避免了冲突且容易调度。
-
公开(公告)号:CN101783763A
公开(公告)日:2010-07-21
申请号:CN200910005402.X
申请日:2009-01-16
Applicant: 中兴通讯股份有限公司
IPC: H04L12/56
Abstract: 本发明提供了一种防拥塞的处理方法及系统,其中,防拥塞处理方法包括:输入端将待发送的各队列的大小信息发送给相应的输出端;输入端分别接收并保存来自各输出端的队列信息,其中,队列信息中包括输出端的端口信息、队列大小信息,队列大小信息指示输出端的各队列大小的总和;根据队列信息和预定规则,输入端对接收的待入队的报文进行处理。通过本发明,能够提前缓解输出端的报文拥塞的情况,进而可以避免输出端错误的处理报文的问题。
-
公开(公告)号:CN101621460A
公开(公告)日:2010-01-06
申请号:CN200810129144.1
申请日:2008-06-30
Applicant: 中兴通讯股份有限公司
CPC classification number: H04L47/60 , H04L47/50 , H04L47/522 , H04L47/6215 , H04L47/6225 , H04L47/6255 , H04L47/626 , H04L49/254 , H04L49/3045 , H04L49/90
Abstract: 本发明公开了一种分组调度方法,该方法包括:A.将接收到的分组根据分组头部包含的服务等级、以及去往目的地,缓存到相应的VOQ中;B.根据各个VOQ中的分组的数量、以及网络拥塞程度,分别为各个VOQ生成授权,将所述授权分发到各个VOQ;C.各个VOQ根据所述授权进行分组的调度出列;D.根据出列分组的优先级进行轮询调度,之后,将分组调度输出。本发明同时公开了一种实现分组调度的装置,该方法和装置可以实现对VOQ的分布式调度,调度灵活,节约了硬件逻辑资源。
-
公开(公告)号:CN103379005B
公开(公告)日:2018-03-23
申请号:CN201210119662.1
申请日:2012-04-20
Applicant: 中兴通讯股份有限公司
IPC: H04L12/28 , H04L12/931 , H04B10/40
CPC classification number: H04Q11/0003 , H04L12/2861 , H04L12/2885 , H04Q11/0005 , H04Q11/0067
Abstract: 本发明公开了一种OLT设备及其实现方法,涉及PON领域。本发明公开的光线路终端设备,包括接口单元,接收业务处理装置传输的以太网格式的数据,将接收到的以太网格式的数据进行协议处理,将协议处理后的数据转换为发送接口对应的传输信号再传输到外部设备,以及将接收外部设备发送的报文数据,将报文数据转换为业务处理装置对应的协议处理,将协议处理后的信号转换为以太网格式的数据,并传输给业务处理装置;业务处理装置,对接口单元传输的数据进行业务处理,并将处理后的数据传输给接口单元。本发明还公开了一种光线路终端设备的实现方法。本申请技术方案实现了OLT设备内组件小型化和模块化,为实现基于PON的三网融合奠定了基础。
-
公开(公告)号:CN101808037A
公开(公告)日:2010-08-18
申请号:CN201010133658.1
申请日:2010-03-15
Applicant: 中兴通讯股份有限公司
IPC: H04L12/56
CPC classification number: H04L47/24
Abstract: 本发明提供一种交换网中流量管理的方法和装置,涉及数据通信领域;为解决现有技术中源交换接入模块无法及时收到发送优先级高的数据包的令牌的问题而发明。所述方法包括:在源交换接入模块向目的交换接入模块申请用于传输待发送数据包的令牌过程中,交换模块获取所述待发送数据包的发送优先级;所述交换模块根据所述待发送数据包的发送优先级,发送所述令牌申请过程中用于传输所述待发送数据包的令牌管理信息。本发明提供的技术方案可应用于流量传输领域。
-
公开(公告)号:CN101741720A
公开(公告)日:2010-06-16
申请号:CN200910209696.8
申请日:2009-11-06
Applicant: 中兴通讯股份有限公司
IPC: H04L12/56
Abstract: 本发明公开了一种多路信元时隙复用的装置和方法。所述装置包括输入存储模块,用于对输入的信元进行缓存并输出;选通网络模块,用于将来自输入存储模块的信元进行选通输出;输出存储模块,用于对来自选通网络模块的信元进行缓存并并行输出信元;以及控制逻辑模块,用于在确定有信元输入至输入存储模块时向输入存储模块发送读出信号,并用于以预定节拍信号控制选通输出,以及用于在确定选通输出已完成时控制输出存储模块将输入数据并行输出。利用本发明的方案,能够接收同时或随机输入的信元并将其并行输出,并且采用多个复用器和存储器子模块来替代单个大复用器,减小了复用器的规模和电路设计难度。
-
公开(公告)号:CN101072081A
公开(公告)日:2007-11-14
申请号:CN200710079536.7
申请日:2007-02-26
Applicant: 中兴通讯股份有限公司
Abstract: 本发明公开一种AU/VC并行接口处理装置,包括ADD侧接口模块和DROP侧接口模块,ADD侧接口模块经配置后可将4位格式输入数据流转换为8位格式输出数据流,将帧头指示输入信号转换为ADD侧帧头指示输出信号,以及将ADD侧C1J1指示输入信号和ADD侧PL指示输入信号分别转换为C1J1指示输出信号和PL指示输出信号;DROP侧接口模块经配置后可将8位格式输入数据流转换为4位格式输出数据流,将根据DROP侧C1J1指示输入信号和DROP侧PL指示输入信号生成DROP侧帧头指示输出信号,以及将DROP侧C1J1指示输入信号和DROP侧PL指示输入信号分别转换为DROP侧C1J1指示输出信号和DROP侧PL指示输出信号。采用本发明能够较大减少AU/VC并行接口所需占用芯片的管脚数目,使得芯片设计更为容易实现。
-
-
-
-
-
-
-
-
-