时钟同步电路、芯片及电子设备
    1.
    发明公开

    公开(公告)号:CN115603736A

    公开(公告)日:2023-01-13

    申请号:CN202211282131.4

    申请日:2022-10-19

    Abstract: 本发明提供一种时钟同步电路、芯片及电子设备,所述时钟同步电路包括:第一锁相环电路、第二锁相环电路和第一分频器;所述第一锁相环电路的第一端与输入端连接;所述第一锁相环电路的第二端分别与所述第二锁相环电路的第一端和第一输出端连接;所述第二锁相环电路的第二端与所述第一分频器的第一端连接;所述第一分频器的第二端与第二输出端连接。本发明提供的时钟同步电路,包括:第一锁相环电路、第二锁相环电路和第一分频器,可以实现同时输出标准以太网和无线通信系统同源时钟,并且简化时钟方案,降低设备成本。

    一种用于解决同步以太网时钟成环的方法及系统

    公开(公告)号:CN111130679B

    公开(公告)日:2021-10-26

    申请号:CN201911319901.6

    申请日:2019-12-19

    Inventor: 杨杰 薛晓静 包静

    Abstract: 本发明实施例提供一种用于解决同步以太网时钟成环的方法及系统。该方法包括:待PRRU设备上电,获取PRRU设备时钟并初始化;关闭PRRU设备物理层的恢复时钟;由PRRU设备的CPU控制锁相环链路对压控晶体振荡器的电压进行控制,使电压位于预设电压范围内;由电压控制模块控制压控晶体振荡器的电压稳定在预设电压范围内;打开恢复时钟,使PRRU设备物理层和HUB设备物理层重新进行同步连接。本发明实施例通过采用自动计算频率的方法,保证系统频率稳定的性能同时,无需使用成本更高的带温补的压控晶振VCTCXO,同时环路带宽更好控制,避免锁相环失锁风险。

Patent Agency Ranking