-
公开(公告)号:CN101547054A
公开(公告)日:2009-09-30
申请号:CN200910026723.8
申请日:2009-05-05
Applicant: 东南大学
Abstract: 基于可编程器件的并行光互连系统的数据接收装置和方法涉及一种12路并行40Gbps的甚短距离并行光互连系统的接收装置及方法。该装置由接收/发送串并/并串转换电路,帧同步电路,通道对齐电路、12-16路映射电路,通道重排电路和去斜移通道生成电路构成。首先由12路接收串并转换电路将接收到的高速数据转换为低速并行数据并恢复出相应的时钟,帧同步电路将接收到的顺序被打乱的码流进行帧同步,同时给出每路的帧头指示信号用于通道数据的帧对齐,换为16路的数据,再经通道重排电路即可输出与原始发送数据一致的16路数据,并将重排后的数据输出给去斜移通道生成电路生成去斜移通道,生成的17路低速数据再经发送并串转换电路转换为17路高速串行信号后输出。
-
公开(公告)号:CN101552766A
公开(公告)日:2009-10-07
申请号:CN200910026728.0
申请日:2009-05-05
Applicant: 东南大学
IPC: H04L29/00 , H03K19/0175
Abstract: 一种应用于高速并行光互连系统的去斜移装置及方法,可应用于40Gbps甚短距离光传输系统;去斜移信道的帧对齐电路采用窗口比较器和优先编码器,根据对帧定界符的搜索确定帧起始位置,实现帧对齐。各数据信道的数据与帧对齐后的去斜移信道中承载的各数据信道的复制信息进行比对,得到各数据信道的斜移量,分别将各路数据信道与去斜移信道对齐,从而达到16路数据信道之间的对齐。可有效减小电路扇出,提高了工作速度,节省了器件资源;再次,基于移位寄存器设计的滑动窗口生成器与窗口比较器配合工作,可以在更大范围内调整信道间的斜移量,提高了设计的灵活性和实用性。
-
公开(公告)号:CN101547054B
公开(公告)日:2012-04-25
申请号:CN200910026723.8
申请日:2009-05-05
Applicant: 东南大学
Abstract: 基于可编程器件的并行光互连系统的数据接收装置和方法涉及一种12路并行40Gbps的甚短距离并行光互连系统的接收装置及方法。该装置由接收/发送串并/并串转换电路,帧同步电路,通道对齐电路、12-16路映射电路,通道重排电路和去斜移通道生成电路构成。首先由12路接收串并转换电路将接收到的高速数据转换为低速并行数据并恢复出相应的时钟,帧同步电路将接收到的顺序被打乱的码流进行帧同步,同时给出每路的帧头指示信号用于通道数据的帧对齐,换为16路的数据,再经通道重排电路即可输出与原始发送数据一致的16路数据,并将重排后的数据输出给去斜移通道生成电路生成去斜移通道,生成的17路低速数据再经发送并串转换电路转换为17路高速串行信号后输出。
-
公开(公告)号:CN201499173U
公开(公告)日:2010-06-02
申请号:CN200920039246.4
申请日:2009-05-05
Applicant: 东南大学
Abstract: 误码率低,灵活性高的数据接收装置,该装置包括:12路接收串并转换电路(101-112)的输出端分别对应与12路帧同步电路(113-124)连接,12路帧同步电路(113-124)的输出端接通道对齐电路(125),通道对齐电路(125)的输出端接12-16路映射电路(126),12-16路映射电路(126)的输出端接通道重排电路(127),通道重排电路(127)的输出端分别接16个发送并串转换电路(130-145)和去斜移通道生成电路(128),去斜移通道生成电路(128)的输出端接发送并串转换电路(129),17路发送并串转换电路(129-145),将重排后的16路数据及去斜移通道数据这17路低速并行数据转换为17路高速串行信号后输出。
-
-
-