-
公开(公告)号:CN110769490B
公开(公告)日:2023-07-18
申请号:CN201910813472.1
申请日:2019-08-30
IPC: H04W52/02
Abstract: 本发明公开了一种适用于多种终端系统的智能分组自适应节能方法,针对包含多种智能终端的系统,先对终端进行智能分组,为每组配置相应的缺省值;再判断是否需要对配置参数进行优化;若需要优化,则通过DRX+eDRX自适应调节优化参数配置,确定DRX和/或eDRX工作周期;若不需要优化,则继续执行当前配置,并进入节能数据统计;根据节能效果判断是否需要重新配置参数;若需要重新配置参数,则自适应调整工作周期;若不需要重新配置参数,则判断是否有新终端;若有新终端,则对终端进行智能分组并配置缺省值;若没有新终端,则继续执行当前操作,并在一段时间后进行节能统计。本申请通过在多档DRX周期和多档eDRX周期之间进行自由切换,从而降低了系统的能耗。
-
公开(公告)号:CN101547054B
公开(公告)日:2012-04-25
申请号:CN200910026723.8
申请日:2009-05-05
Applicant: 东南大学
Abstract: 基于可编程器件的并行光互连系统的数据接收装置和方法涉及一种12路并行40Gbps的甚短距离并行光互连系统的接收装置及方法。该装置由接收/发送串并/并串转换电路,帧同步电路,通道对齐电路、12-16路映射电路,通道重排电路和去斜移通道生成电路构成。首先由12路接收串并转换电路将接收到的高速数据转换为低速并行数据并恢复出相应的时钟,帧同步电路将接收到的顺序被打乱的码流进行帧同步,同时给出每路的帧头指示信号用于通道数据的帧对齐,换为16路的数据,再经通道重排电路即可输出与原始发送数据一致的16路数据,并将重排后的数据输出给去斜移通道生成电路生成去斜移通道,生成的17路低速数据再经发送并串转换电路转换为17路高速串行信号后输出。
-
公开(公告)号:CN111082918B
公开(公告)日:2023-04-28
申请号:CN201911134303.1
申请日:2019-11-19
Abstract: 本发明公开了一种二维随机加扰的AES抗功耗攻击系统,包括AES加密模块,总控制器,移位控制器,序列发生器,前级加扰器和后级加扰器;所述总控制器用于配置功耗和时间加扰,所述移位控制器输出控制信号分别至前级加扰器和后级加扰器;所述序列发生器输出加扰序列至前级加扰器,前级加扰器与AES加密模块和后级加扰器依次连接,总控制器分别与移位控制器和序列发生器连接。本发明还公开了对应的AES抗功耗攻击方法。本发明的加密算法开始执行和结束的时间具有随机性,能够抵御相关性分析中功耗轨迹对齐等手段;加密过程的功耗与随机序列在移位寄存器中循环移位产生的功耗相叠加,有效消除了中间结果数据的汉明距离与功耗之间的相关性,抗攻击效果好。
-
公开(公告)号:CN119788039A
公开(公告)日:2025-04-08
申请号:CN202411710805.5
申请日:2024-11-27
Applicant: 东南大学
Abstract: 本发明提供一种基于机器学习的高速实时核信号脉冲检测方法,具体包括如下步骤:步骤1:对输入信号进行滤波和整形,并整形成类高斯形状;步骤2:对步骤1滤波整形后的信号进行模数转换;步骤3:对步骤2模数转换后的信号依次进行预处理、脉冲成形及堆积识别和定位,对信号的堆积进行计数;步骤4:采用深度学习识别步骤2中的堆积信号;步骤5:对步骤3和步骤4中的堆积识别的准确性进行评估,并根据评估结果优化深度学习的参数。本发明在节约计算成本的同时提高了准确性。
-
公开(公告)号:CN118713612A
公开(公告)日:2024-09-27
申请号:CN202410769049.7
申请日:2024-06-14
Abstract: 本发明公开了一种基于增益提升共栅放大器的可配置多工器,由输入端、第一串联电感、第一串联晶体管的源极顺序串联连接;第一串联晶体管的漏极与第一输出端相连接;第一串联晶体管的源极与第一串联电感连接点为第一节点;第二串联晶体管的源极连接第一节点,第二串联晶体管的漏极连接第二输出端;第一串联电感、第一并联电感相互耦合构成变压器;第一串联晶体管的栅极、第一串联电容的连接点为第三节点,第一并联电阻一端连接第三节点,另一端接第一控制电压;第二串联电容、第二串联晶体管的栅极的连接节点为第四节点,第二并联电阻一端连接第四节点,另一端接第二控制电压。基于变压器的反馈网络提升增益,实现更紧凑的面积和更好的性能。
-
公开(公告)号:CN111082918A
公开(公告)日:2020-04-28
申请号:CN201911134303.1
申请日:2019-11-19
Abstract: 本发明公开了一种二维随机加扰的AES抗功耗攻击系统,包括AES加密模块,总控制器,移位控制器,序列发生器,前级加扰器和后级加扰器;所述总控制器用于配置功耗和时间加扰,所述移位控制器输出控制信号分别至前级加扰器和后级加扰器;所述序列发生器输出加扰序列至前级加扰器,前级加扰器与AES加密模块和后级加扰器依次连接,总控制器分别与移位控制器和序列发生器连接。本发明还公开了对应的AES抗功耗攻击方法。本发明的加密算法开始执行和结束的时间具有随机性,能够抵御相关性分析中功耗轨迹对齐等手段;加密过程的功耗与随机序列在移位寄存器中循环移位产生的功耗相叠加,有效消除了中间结果数据的汉明距离与功耗之间的相关性,抗攻击效果好。
-
公开(公告)号:CN101547054A
公开(公告)日:2009-09-30
申请号:CN200910026723.8
申请日:2009-05-05
Applicant: 东南大学
Abstract: 基于可编程器件的并行光互连系统的数据接收装置和方法涉及一种12路并行40Gbps的甚短距离并行光互连系统的接收装置及方法。该装置由接收/发送串并/并串转换电路,帧同步电路,通道对齐电路、12-16路映射电路,通道重排电路和去斜移通道生成电路构成。首先由12路接收串并转换电路将接收到的高速数据转换为低速并行数据并恢复出相应的时钟,帧同步电路将接收到的顺序被打乱的码流进行帧同步,同时给出每路的帧头指示信号用于通道数据的帧对齐,换为16路的数据,再经通道重排电路即可输出与原始发送数据一致的16路数据,并将重排后的数据输出给去斜移通道生成电路生成去斜移通道,生成的17路低速数据再经发送并串转换电路转换为17路高速串行信号后输出。
-
公开(公告)号:CN116093603A
公开(公告)日:2023-05-09
申请号:CN202211613277.2
申请日:2022-12-15
Applicant: 网络通信与安全紫金山实验室 , 东南大学 , 鹏鼎控股(深圳)股份有限公司
Abstract: 本发明公开了一种传输一体化封装结构的紧凑型毫米波天线,包括液晶聚合物LCP传输线、毫米波封装天线、毫米波芯片以及其封装外壳。所述LCP传输线一端安装有板对板连接器,与主板电性能连接;另一端装配天线辐射器,最终实现毫米波封装天线结构;封装天线底部安装有毫米波芯片,使用封装外壳对芯片进行密封和电磁屏蔽。所述LCP传输线作为馈线部分,采用缝隙耦合的方式对天线辐射器进行馈电,实现高性能的毫米波封装天线,有效降低加工成本和工艺复杂度。本发明可应用在移动通信终端的毫米波系统上,可以有效提高系统的集成度、安全性和稳定性,降低成本,并利于移动通信终端朝着小型化、轻薄化方向发展,具有广泛的应用前景。
-
公开(公告)号:CN101552766A
公开(公告)日:2009-10-07
申请号:CN200910026728.0
申请日:2009-05-05
Applicant: 东南大学
IPC: H04L29/00 , H03K19/0175
Abstract: 一种应用于高速并行光互连系统的去斜移装置及方法,可应用于40Gbps甚短距离光传输系统;去斜移信道的帧对齐电路采用窗口比较器和优先编码器,根据对帧定界符的搜索确定帧起始位置,实现帧对齐。各数据信道的数据与帧对齐后的去斜移信道中承载的各数据信道的复制信息进行比对,得到各数据信道的斜移量,分别将各路数据信道与去斜移信道对齐,从而达到16路数据信道之间的对齐。可有效减小电路扇出,提高了工作速度,节省了器件资源;再次,基于移位寄存器设计的滑动窗口生成器与窗口比较器配合工作,可以在更大范围内调整信道间的斜移量,提高了设计的灵活性和实用性。
-
公开(公告)号:CN101222422A
公开(公告)日:2008-07-16
申请号:CN200710133322.3
申请日:2007-09-28
Applicant: 东南大学
IPC: H04L12/56
Abstract: 一种公平可扩展网络调度方法,路由器采用输入队列交换方式,每个输入端口保存一组虚拟输出队列,各线卡所接收的数据包根据其输出目的地的不同,分别存放在相应的虚拟输出队列中,在调度器的控制下,通过交换机构被交换到不同的输出端口,其特征在于一方面通过设置多个容量较小的调度器(简称为子调度器)协同工作完成多端口大容量的交换调度任务,不仅速度高,而且规模可扩展。在实际应用中,可根据需要配置成不同容量和端口数的调度器,从根本上解决单个调度器容量和端口受限的问题;另一方面,通过合理分配各子调度器的优先级,保证了这种调度是公平的,提高了整个调度器的效率。
-
-
-
-
-
-
-
-
-