浮栅驱动芯片中抑制高侧浮动电源低电平负过冲的电路

    公开(公告)号:CN103236834A

    公开(公告)日:2013-08-07

    申请号:CN201310080254.4

    申请日:2013-03-13

    Applicant: 东南大学

    Abstract: 本发明公开了一种浮栅驱动芯片中抑制高侧浮动电源低电平负过冲的电路,浮栅驱动芯片中设有高侧通道、低侧通道,高、低侧通道中均分别设有逻辑电路和驱动电路,其特征在于,将常规的高侧通道中的驱动电路加以改进,并且在改进后的高侧通道中的驱动电路与高侧浮动电源低电平VS之间增设电流检测与控制电路,改进后的高侧通道中的驱动电路的一个输入端连接逻辑电路的输出端,电流检测与控制电路的输出端与改进后的高侧通道中的驱动电路的另一输入端连接,改进后的高侧通道中的驱动电路的输出端连接浮栅驱动芯片的高侧输出引脚。

    一种降低失调电压影响的带隙基准电压电路

    公开(公告)号:CN103197716A

    公开(公告)日:2013-07-10

    申请号:CN201310110341.X

    申请日:2013-03-29

    Applicant: 东南大学

    Abstract: 一种降低失调电压影响的带隙基准电压电路,基于传统的带隙基准电压电路结构,设有PNP三极管Q1、Q2和Q3、运算放大器OP、电阻R1和R2、PMOS管M1、M2和M3,其特征在于:在PNP三极管Q1及Q2的发射极与基极之间分别增设电阻R3及R5,在PNP三极管Q1及Q2的基极与地之间分别增设电阻R4及R6。本发明通过引入分压电阻网络,从结构上减小失调电压VOS的系数,从而降低了失调电压对基准电压的影响,可以得到精度更高、稳定性更好的基准电压。

    浮栅驱动芯片中抑制高侧浮动电源低电平负过冲的电路

    公开(公告)号:CN103236834B

    公开(公告)日:2015-07-08

    申请号:CN201310080254.4

    申请日:2013-03-13

    Applicant: 东南大学

    Abstract: 本发明公开了一种浮栅驱动芯片中抑制高侧浮动电源低电平负过冲的电路,浮栅驱动芯片中设有高侧通道、低侧通道,高、低侧通道中均分别设有逻辑电路和驱动电路,其特征在于,将常规的高侧通道中的驱动电路加以改进,并且在改进后的高侧通道中的驱动电路与高侧浮动电源低电平VS之间增设电流检测与控制电路,改进后的高侧通道中的驱动电路的一个输入端连接逻辑电路的输出端,电流检测与控制电路的输出端与改进后的高侧通道中的驱动电路的另一输入端连接,改进后的高侧通道中的驱动电路的输出端连接浮栅驱动芯片的高侧输出引脚。

Patent Agency Ranking