-
公开(公告)号:CN113868988B
公开(公告)日:2024-06-28
申请号:CN202111126955.8
申请日:2021-09-26
Applicant: 东南大学
IPC: G06F30/33 , G06F119/10
Abstract: 本发明公开了一种毫米波锁相环环路的行为级建模方法,通过在时域上对全数字锁相环ADPLL的行为级建模,并结合对数控振荡器DCO的本征相位噪声的频域模型,对高速ADPLL的非理想特性和环路参数优化进行了研究,探索了优化环路性能的方法。此外,本发明采用C程序设计语言实现行为级模型,并提出了一种新型的DCO行为级模型的实现,该实现将DCO的量化噪声直接体现在模型实现中,能够更加准确的模拟量化噪声的表现。
-
公开(公告)号:CN113868988A
公开(公告)日:2021-12-31
申请号:CN202111126955.8
申请日:2021-09-26
Applicant: 东南大学
IPC: G06F30/33 , G06F119/10
Abstract: 本发明公开了一种毫米波锁相环环路的行为级建模方法,通过在时域上对全数字锁相环ADPLL的行为级建模,并结合对数控振荡器DCO的本征相位噪声的频域模型,对高速ADPLL的非理想特性和环路参数优化进行了研究,探索了优化环路性能的方法。此外,本发明采用C程序设计语言实现行为级模型,并提出了一种新型的DCO行为级模型的实现,该实现将DCO的量化噪声直接体现在模型实现中,能够更加准确的模拟量化噪声的表现。
-