-
公开(公告)号:CN111464228A
公开(公告)日:2020-07-28
申请号:CN202010193820.2
申请日:2020-03-18
Applicant: 上海航天电子通讯设备研究所 , 北京跟踪与通信技术研究所
Abstract: 本发明提供了一种基于星载DBF的多通道VDES收发预处理系统,包括DBF发射端预处理子系统和DBF接收端预处理子系统,k路并行数据复用输入,由级联滤波器进行特定倍数内插或抽取,按照发射端和接收端的频点要求经过数字上变频或下变频后解复用输出,由星上调度单元控制AIS、ASM和VDE信号的收发。通过多路复用技术交织多通道数据,改进发射端和接收端FIR滤波器和CIC滤波器的级联方式,控制滤波器内插与抽取的倍数,减少上变频或下变频时乘法器的使用量,减少系统运算开销,减少FPGA硬件资源占用,同时也降低了设备的研制和生产成本。
-
公开(公告)号:CN111464228B
公开(公告)日:2020-12-15
申请号:CN202010193820.2
申请日:2020-03-18
Applicant: 上海航天电子通讯设备研究所 , 北京跟踪与通信技术研究所
Abstract: 本发明提供了一种基于星载DBF的多通道VDES收发预处理系统,包括DBF发射端预处理子系统和DBF接收端预处理子系统,k路并行数据复用输入,由级联滤波器进行特定倍数内插或抽取,按照发射端和接收端的频点要求经过数字上变频或下变频后解复用输出,由星上调度单元控制AIS、ASM和VDE信号的收发。通过多路复用技术交织多通道数据,改进发射端和接收端FIR滤波器和CIC滤波器的级联方式,控制滤波器内插与抽取的倍数,减少上变频或下变频时乘法器的使用量,减少系统运算开销,减少FPGA硬件资源占用,同时也降低了设备的研制和生产成本。
-
公开(公告)号:CN109547091B
公开(公告)日:2020-06-30
申请号:CN201811432535.0
申请日:2018-11-27
Applicant: 上海航天电子通讯设备研究所
Abstract: 本发明提供了一种基于VDE的多通道信道检测的处理系统,包括突发能量检测模块、帧头合路存储模块、高速频率相关补偿模块、开环定时与相位检测模块、双正交译码和判决模块、有效通道选择模块、解调器组模块和合路组包输出模块。本发明通过基于VDE通信协议机制的多通道VDE信道检测处理系统大幅减少了接收解调器的数量,减轻了接收系统的硬件压力,对VDE海空目标信号多通道接收具有十分重要的意义与十分广阔的应用前景。
-
公开(公告)号:CN118200762A
公开(公告)日:2024-06-14
申请号:CN202410296897.0
申请日:2024-03-15
Applicant: 上海航天电子通讯设备研究所
Abstract: 本发明提供了一种基于SMP架构的多载荷信号处理装置及系统,装置包括一体化下视天线与一体化中频处理器,通过一体化下视天线同步接收外界不同来源的信号及向外界发射信号,一体化中频处理器包括控制指令模块、资源处理模块与接口存储模块,基于SMP架构实现多载荷信号的多级处理任务调度与运算资源动态分配。系统包括驱动转译层、数据链路层、中间交互层与应用挂载层,从软件层面基于SMP架构实现多载荷信号的数据处理作业。通过本发明构建的一种基于SMP技术的综合处理载荷架构,实现了高度集成化且高效同步机载ADS‑B信号、船载AIS信号和DCS信号数据处理功能。
-
公开(公告)号:CN109710564B
公开(公告)日:2020-07-28
申请号:CN201811432533.1
申请日:2018-11-27
Applicant: 上海航天电子通讯设备研究所
IPC: G06F15/78
Abstract: 本发明提供了一种基于VDES通信机的大型FPGA配置程序无线重构系统,为了实现有限在轨时间内完成大型FPGA配置程序无线重构,本发明利用VDES上行、AIS上行和ASM上行三种链路,采用整体重构和局部重构两种模式,采用多次校验机制和错误重传机制相配合,从而实现大型FPGA程序无线重构以及保障了每次重构的可靠性。
-
公开(公告)号:CN109547091A
公开(公告)日:2019-03-29
申请号:CN201811432535.0
申请日:2018-11-27
Applicant: 上海航天电子通讯设备研究所
Abstract: 本发明提供了一种基于VDE的多通道信道检测的处理系统,包括突发能量检测模块、帧头合路存储模块、高速频率相关补偿模块、开环定时与相位检测模块、双正交译码和判决模块、有效通道选择模块、解调器组模块和合路组包输出模块。本发明通过基于VDE通信协议机制的多通道VDE信道检测处理系统大幅减少了接收解调器的数量,减轻了接收系统的硬件压力,对VDE海空目标信号多通道接收具有十分重要的意义与十分广阔的应用前景。
-
公开(公告)号:CN109710564A
公开(公告)日:2019-05-03
申请号:CN201811432533.1
申请日:2018-11-27
Applicant: 上海航天电子通讯设备研究所
IPC: G06F15/78
Abstract: 本发明提供了一种基于VDES通信机的大型FPGA配置程序无线重构系统,为了实现有限在轨时间内完成大型FPGA配置程序无线重构,本发明利用VDES上行、AIS上行和ASM上行三种链路,采用整体重构和局部重构两种模式,采用多次校验机制和错误重传机制相配合,从而实现大型FPGA程序无线重构以及保障了每次重构的可靠性。
-
-
-
-
-
-