-
公开(公告)号:CN111917458B
公开(公告)日:2022-06-28
申请号:CN202010789522.X
申请日:2020-08-07
Applicant: 上海航天测控通信研究所
IPC: H04B7/185 , H04B17/309 , H04B17/382 , G06F30/373 , G06F30/34 , H04L9/06
Abstract: 本发明涉及空间数据处理的技术领域,提供了一种基于CCSDS规范的空间数据处理节点装置。包括:前向链路基带处理模块,用于完成前向链路的包括数据缓存、状态监测、帧符合性检测、信道接收处理和数据输出处理在内的基带数据处理功能;返向链路基带处理模块,用于完成返向链路的包括数据缓存、通道复用、数据路由、包解析、业务数据优先级调度、安全处理、流量控制和信道发送处理在内的基带数据处理功能;参数配置及健康遥测模块,用于通过总线完成参数配置和健康遥测管理功能。采用可编程逻辑FPGA设计完成了基于CCSDS规范的空间数据处理节点装置,实现了空间数据的直接传输,节约了协议开销,降低了数据的处理延时。
-
公开(公告)号:CN113051109A
公开(公告)日:2021-06-29
申请号:CN202110337291.3
申请日:2021-03-29
Applicant: 上海航天测控通信研究所
Abstract: 本发明公开了一种高可靠、低误码率的星载存储系统,采用双星交换系统架构,包括采用两组冷冗余设计的控制通道、数据通道和采用若干组热冗余设计的存储单元;控制通道、数据通道和存储单元两两互连;存储单元的数量为N+M个,其中N个存储单元用于系统工作,M个存储单元用于备份。本发明不受空间单粒子翻转的影响,实现了航天存储产品的高速数据处理与可靠存储控制。
-
公开(公告)号:CN111917458A
公开(公告)日:2020-11-10
申请号:CN202010789522.X
申请日:2020-08-07
Applicant: 上海航天测控通信研究所
IPC: H04B7/185 , H04B17/309 , H04B17/382 , G06F30/373 , G06F30/34 , H04L9/06
Abstract: 本发明涉及空间数据处理的技术领域,提供了一种基于CCSDS规范的空间数据处理节点装置。包括:前向链路基带处理模块,用于完成前向链路的包括数据缓存、状态监测、帧符合性检测、信道接收处理和数据输出处理在内的基带数据处理功能;返向链路基带处理模块,用于完成返向链路的包括数据缓存、通道复用、数据路由、包解析、业务数据优先级调度、安全处理、流量控制和信道发送处理在内的基带数据处理功能;参数配置及健康遥测模块,用于通过总线完成参数配置和健康遥测管理功能。采用可编程逻辑FPGA设计完成了基于CCSDS规范的空间数据处理节点装置,实现了空间数据的直接传输,节约了协议开销,降低了数据的处理延时。
-
公开(公告)号:CN113220639B
公开(公告)日:2022-04-15
申请号:CN202110278643.2
申请日:2021-03-15
Applicant: 上海航天测控通信研究所
IPC: G06F16/13 , G06F16/16 , G06F16/182
Abstract: 本申请提供了一种面向空间应用的文件存储系统控制装置,该装置包括处理器和文件信息组件,其中,所述处理器用于接收HOST发出的指令和系统状态,完成文件存储系统的记录、回放、删除、维护等功能。所述文件信息组件用以存储文件索引信息。本发明以任务号等特征信息的方式实现了文件管理,且无需装载操作系统,提高了感兴趣数据获取的准确性。本发明可以同时并行独立处理四组任务,可以实现擦除、记录、回放和维护不同任务组合,提高了应用操控性。本发明设计资源需求小,用小规模、高可靠的反熔丝FPGA实现,可满足高可靠、低功耗的航天应用需求。
-
公开(公告)号:CN107835440B
公开(公告)日:2020-05-12
申请号:CN201711079488.1
申请日:2017-11-06
Applicant: 上海航天测控通信研究所
IPC: H04N21/236 , H04N21/24
Abstract: 本发明提供了一种基于FPGA的多通道高速码流切换方法,包括对输入高速码流预处理的步骤、生成低频信号的步骤、获得鉴相信号的步骤、生成重同步信号的步骤、码流切换输出的步骤。本发明通过采用分频、鉴相、重同步和倍频处理技术,不依赖于FPGA的FIFO资源,实现了多通道高速码流的同步切换,避免了全局时钟使用多路选择开关,提高了输出码流的钟码时延等性能和FPGA设计性能。且本发明提供的FPGA模块,资源需求相对较小,适于小规模反熔丝FPGA设计,从而满足高可靠的宇航应用。
-
公开(公告)号:CN113051109B
公开(公告)日:2022-09-02
申请号:CN202110337291.3
申请日:2021-03-29
Applicant: 上海航天测控通信研究所
Abstract: 本发明公开了一种高可靠、低误码率的星载存储系统,采用双星交换系统架构,包括采用两组冷冗余设计的控制通道、数据通道和采用若干组热冗余设计的存储单元;两组冷冗余设计的控制通道、数据通道中的每一组均包括一控制通道和一数据通道;控制通道、数据通道和存储单元两两互连;存储单元的数量为N+M个,其中N个存储单元用于系统工作,M个存储单元用于备份。本发明不受空间单粒子翻转的影响,实现了航天存储产品的高速数据处理与可靠存储控制。
-
公开(公告)号:CN113220639A
公开(公告)日:2021-08-06
申请号:CN202110278643.2
申请日:2021-03-15
Applicant: 上海航天测控通信研究所
IPC: G06F16/13 , G06F16/16 , G06F16/182
Abstract: 本申请提供了一种面向空间应用的文件存储系统控制装置,该装置包括处理器和文件信息组件,其中,所述处理器用于接收HOST发出的指令和系统状态,完成文件存储系统的记录、回放、删除、维护等功能。所述文件信息组件用以存储文件索引信息。本发明以任务号等特征信息的方式实现了文件管理,且无需装载操作系统,提高了感兴趣数据获取的准确性。本发明可以同时并行独立处理四组任务,可以实现擦除、记录、回放和维护不同任务组合,提高了应用操控性。本发明设计资源需求小,用小规模、高可靠的反熔丝FPGA实现,可满足高可靠、低功耗的航天应用需求。
-
公开(公告)号:CN107835440A
公开(公告)日:2018-03-23
申请号:CN201711079488.1
申请日:2017-11-06
Applicant: 上海航天测控通信研究所
IPC: H04N21/236 , H04N21/24
Abstract: 本发明提供了一种基于FPGA的多通道高速码流切换方法,包括对输入高速码流预处理的步骤、生成低频信号的步骤、获得鉴相信号的步骤、生成重同步信号的步骤、码流切换输出的步骤。本发明通过采用分频、鉴相、重同步和倍频处理技术,不依赖于FPGA的FIFO资源,实现了多通道高速码流的同步切换,避免了全局时钟使用多路选择开关,提高了输出码流的钟码时延等性能和FPGA设计性能。且本发明提供的FPGA模块,资源需求相对较小,适于小规模反熔丝FPGA设计,从而满足高可靠的宇航应用。
-
-
-
-
-
-
-