一种基于FPGA的多通道高速码流切换方法

    公开(公告)号:CN107835440A

    公开(公告)日:2018-03-23

    申请号:CN201711079488.1

    申请日:2017-11-06

    Abstract: 本发明提供了一种基于FPGA的多通道高速码流切换方法,包括对输入高速码流预处理的步骤、生成低频信号的步骤、获得鉴相信号的步骤、生成重同步信号的步骤、码流切换输出的步骤。本发明通过采用分频、鉴相、重同步和倍频处理技术,不依赖于FPGA的FIFO资源,实现了多通道高速码流的同步切换,避免了全局时钟使用多路选择开关,提高了输出码流的钟码时延等性能和FPGA设计性能。且本发明提供的FPGA模块,资源需求相对较小,适于小规模反熔丝FPGA设计,从而满足高可靠的宇航应用。

    一种用于航天初始化数据存储的方法

    公开(公告)号:CN107316655A

    公开(公告)日:2017-11-03

    申请号:CN201710592073.8

    申请日:2017-07-19

    CPC classification number: G11B7/26

    Abstract: 本发明提供了一种用于航天初始化数据存储的方法,包括:将初始化数据按预设FPGA程序的bit文件格式进行构造得到bit格式文件,构造时将初始化数据起始位置指向第二片程序存储器的头部位置;使用专用软件将构造的bit格式文件转化为mcs格式文件;将第二片程序存储器的PROM程序文件加载到商用FLASH器件中进行产品调试;S4:调试完毕后,将第二片程序存储器PROM程序文件烧入至一片程序存储器中进行最终状态固化。该方法使用XQR17V16程序存储器替代传统的航天专用数据存储器UT28F256LV用于初始化数据存储,使其存储容量提高64倍,成本下降10倍,经济价值高;且调试过程中数据可修改,使用方便。

    一种基于FPGA的多通道高速码流切换方法

    公开(公告)号:CN107835440B

    公开(公告)日:2020-05-12

    申请号:CN201711079488.1

    申请日:2017-11-06

    Abstract: 本发明提供了一种基于FPGA的多通道高速码流切换方法,包括对输入高速码流预处理的步骤、生成低频信号的步骤、获得鉴相信号的步骤、生成重同步信号的步骤、码流切换输出的步骤。本发明通过采用分频、鉴相、重同步和倍频处理技术,不依赖于FPGA的FIFO资源,实现了多通道高速码流的同步切换,避免了全局时钟使用多路选择开关,提高了输出码流的钟码时延等性能和FPGA设计性能。且本发明提供的FPGA模块,资源需求相对较小,适于小规模反熔丝FPGA设计,从而满足高可靠的宇航应用。

    一种用于航天初始化数据存储的方法

    公开(公告)号:CN107316655B

    公开(公告)日:2019-08-09

    申请号:CN201710592073.8

    申请日:2017-07-19

    Abstract: 本发明提供了一种用于航天初始化数据存储的方法,包括:将初始化数据按预设FPGA程序的bit文件格式进行构造得到bit格式文件,构造时将初始化数据起始位置指向第二片程序存储器的头部位置;使用专用软件将构造的bit格式文件转化为mcs格式文件;将第二片程序存储器的PROM程序文件加载到商用FLASH器件中进行产品调试;S4:调试完毕后,将第二片程序存储器PROM程序文件烧入至一片程序存储器中进行最终状态固化。该方法使用XQR17V16程序存储器替代传统的航天专用数据存储器UT28F256LV用于初始化数据存储,使其存储容量提高64倍,成本下降10倍,经济价值高;且调试过程中数据可修改,使用方便。

Patent Agency Ranking