-
公开(公告)号:CN106533647A
公开(公告)日:2017-03-22
申请号:CN201611088523.1
申请日:2016-11-30
Applicant: 上海航天控制技术研究所
CPC classification number: H04N5/765 , G06F13/382 , H04L7/0008 , H04L7/0075
Abstract: 本发明公开了一种基于IOSERDES的cameralink接口系统,其通过FPGA实现cameralink接口,包含:接收模块和发送模块;接收模块包含:差分输入缓存、输入时钟模块、串并转换模块和输入数据逻辑映射模块;发送模块包含:输出数据逻辑映射模块、并串转换模块、输出时钟模块和差分输出缓存cameralink逻辑功能和物理接口都由FPGA实现,使用专有资源能够保证高速串并转换和并串转换的正确性,能够替代现有的cameralink 协议芯片的全部功能,能够极大的简化cameralink接口的实现,降低成本,便于移植和维护。
-
公开(公告)号:CN106209341B
公开(公告)日:2019-02-12
申请号:CN201610601226.6
申请日:2016-07-27
Applicant: 上海航天控制技术研究所
Abstract: 本发明公开了一种多通道LVDS时序对齐探测器图像采集方法,包含以下步骤:根据探测器输出的多通道LVDS信号间的延时间隔,配置每个通道的延时电路的延时参数,实现多通道LVDS信号的初步时序对齐;根据不同的串行化因子,采用预设的串并转换方法,得到每一通道的灰度值,将每个通道采集到的像素值分别采用异步FIFO进行缓存,依据探测器的输出逻辑规律,生产一幅完整图片。检测到探测器主频的调整信号,采用预设的字对齐和位对齐算法,完成像模式实时调整。本发明易于实现,精度高,普适性强,集成度高,自适应能力强。
-
公开(公告)号:CN106209341A
公开(公告)日:2016-12-07
申请号:CN201610601226.6
申请日:2016-07-27
Applicant: 上海航天控制技术研究所
CPC classification number: H04L7/0033 , H04L7/033
Abstract: 本发明公开了一种多通道LVDS时序对齐探测器图像采集方法,包含以下步骤:根据探测器输出的多通道LVDS信号间的延时间隔,配置每个通道的延时电路的延时参数,实现多通道LVDS信号的初步时序对齐;根据不同的串行化因子,采用预设的串并转换方法,得到每一通道的灰度值,将每个通道采集到的像素值分别采用异步FIFO进行缓存,依据探测器的输出逻辑规律,生产一幅完整图片。检测到探测器主频的调整信号,采用预设的字对齐和位对齐算法,完成像模式实时调整。本发明易于实现,精度高,普适性强,集成度高,自适应能力强。
-
-