绝缘体上硅的衬底上混合结构栅介质材料的制备方法

    公开(公告)号:CN1300855C

    公开(公告)日:2007-02-14

    申请号:CN200310122609.8

    申请日:2003-12-19

    Abstract: 本发明涉及一种绝缘体上的硅衬底上氧化铪和氧化铝混合结构新型高介电常数栅介质材料的制备方法。属于微电子与固体电子学中介质材料的制造工艺,其特征在于系利用超高真空电子束蒸发的技术,用HfO2源和Al2O3源共蒸发的方法在SOI衬底上制备高介电常数的栅介质材料。超高真空室工作时的真空度1×10-2pa,HfO2蒸发速率是Al2O3的2倍,沉积的HfO2和Al2O3混合结构薄膜为非晶结构,其厚度5-10nm。本方法相对于化学气相沉积等方法工艺简单、成本较低、生长速度快。制备的栅介质材料比常规的HfO2栅介质材料具有结晶温度高、热温度性好、界面产物少等优点。结合了SOI电路的优点,能更好的适应特征尺寸小于100nm的超大规模集成电路的需要。

    绝缘体上硅的衬底上混合结构栅介质材料的制备方法

    公开(公告)号:CN1553482A

    公开(公告)日:2004-12-08

    申请号:CN200310122609.8

    申请日:2003-12-19

    Abstract: 本发明涉及一种绝缘体上的硅衬底上氧化铪和氧化铝混合结构新型高介电常数栅介质材料的制备方法。属于微电子与固体电子学中介质材料的制造工艺,其特征在于系利用超高真空电子束蒸发的技术,用HfO2源和Al2O3源共蒸发的方法在SOI衬底上制备高介电常数的栅介质材料。超高真空室工作时的真空度1×10-2pa,HfO2蒸发速率是Al2O3的2倍,沉积的HfO2和Al2O3混合结构薄膜为非晶结构,其厚度5-10nm。本方法相对于化学气相沉积等方法工艺简单、成本较低、生长速度快。制备的栅介质材料比常规的HfO2栅介质材料具有结晶温度高、热温度性好、界面产物少等优点。结合了SOI电路的优点,能更好的适应特征尺寸小于100nm的超大规模集成电路的需要。

Patent Agency Ranking