一种数字模拟转换器增益自校准电路

    公开(公告)号:CN107846222A

    公开(公告)日:2018-03-27

    申请号:CN201711133897.5

    申请日:2017-11-16

    Inventor: 周亚莉 衣晓峰

    CPC classification number: H03M1/1019 H03M1/66

    Abstract: 本发明公开了一种数字模拟转换器(简称DAC)增益自校准电路,包括:第一计数器对晶振(简称XTAL)输出时钟进行计数,控制DAC增益校准电路的状态跳转;DAC控制电路输出DAC的输入信号;分频电路完成对压控振荡器(简称VCO)输出时钟的分频;第二计数器完成对分频电路输出时钟的计数;第一查找表输出预设频点对应DAC增益控制字;第二查找表输出目标频点和中心频点DAC增益控制字差值;精调控制电路输出目标频点的DAC增益控制字。本发明能够通过对DAC增益进行校准来改变电感电容振荡器中变容管的容值,最终改变VCO的频率调谐曲线,得到目标频率信号,还能够根据三条频率调谐曲线的DAC增益校准结果,自动完成多条频率调谐曲线的DAC增益的快速校准。

    一种数字模拟转换器增益自校准电路

    公开(公告)号:CN107846222B

    公开(公告)日:2021-02-12

    申请号:CN201711133897.5

    申请日:2017-11-16

    Inventor: 周亚莉 衣晓峰

    Abstract: 本发明公开了一种数字模拟转换器(简称DAC)增益自校准电路,包括:第一计数器对晶振(简称XTAL)输出时钟进行计数,控制DAC增益校准电路的状态跳转;DAC控制电路输出DAC的输入信号;分频电路完成对压控振荡器(简称VCO)输出时钟的分频;第二计数器完成对分频电路输出时钟的计数;第一查找表输出预设频点对应DAC增益控制字;第二查找表输出目标频点和中心频点DAC增益控制字差值;精调控制电路输出目标频点的DAC增益控制字。本发明能够通过对DAC增益进行校准来改变电感电容振荡器中变容管的容值,最终改变VCO的频率调谐曲线,得到目标频率信号,还能够根据三条频率调谐曲线的DAC增益校准结果,自动完成多条频率调谐曲线的DAC增益的快速校准。

    一种采用时间数字转换器(TDC)的RC时间常数校正电路及方法

    公开(公告)号:CN109302182B

    公开(公告)日:2022-07-22

    申请号:CN201810978847.5

    申请日:2018-08-27

    Abstract: 本发明涉及集成电路设计技术领域,公开了一种采用时间数字转换器(TDC)的RC时间常数校正电路。在集成电路设计领域中,尤其是是射频模拟和数模混合信号集成电路设计中,由于工艺、电压和温度(PVT)的偏差,造成RC时间常数非常的离散,这样就不可避免的需要对RC时间常数进行校正,尤其是像模拟滤波器电路中,带宽的大小和RC时间常数直接相关。TDC通过比较参考时钟周期和由RC时间常数产生的周期中的差值来对RC时间常数进行调整,最终使得RC时间常数为所期望的值。本发明电路通过采用TDC来进行时间常数比较,能够快速的校正得到所期望的值,从而缩短了校正时间,减少了功耗。

    一种无线通信接收机的自动增益控制方法和电路

    公开(公告)号:CN107809258B

    公开(公告)日:2020-03-24

    申请号:CN201711066898.2

    申请日:2017-11-03

    Abstract: 本发明涉及无线通信技术领域,公开了一种无线通信接收机的自动增益控制方法和电路。无线通信系统使用连续相位调制,射频前端模块为低中频结构,天线接收空中无线信号,混频后的信号同相支路和正交支路经过多相波器后,舍弃同相支路或正交支路中的一路信号;另一路信号经过可编程增益放大器和模数转换器后,输入到数字接收机。数字接收机的自动增益控制方法包括两步。首先,根据单路输入信号饱和检测;其次,根据输入信号绝对值与输入信号功率的关系,计算输入信号的强度以及调整射频通路的增益。与传统的两路输入自动增益控制电路相比,本发明的自动增益控制电路的输入仅为一路信号,省去一路可编程增益放大器、模数转换器以及同相支路和正交之路之间不匹配的补偿电路,从而简化了射频前端模块的设计、面积和功耗。

    一种锁相环自校准电路
    5.
    发明公开

    公开(公告)号:CN107846216A

    公开(公告)日:2018-03-27

    申请号:CN201711133774.1

    申请日:2017-11-16

    Inventor: 周亚莉 衣晓峰

    CPC classification number: H03L7/085 H03L7/18

    Abstract: 本发明公开了一种锁相环(简称PLL)自校准电路,包括:第一计数器对晶振(简称XTAL)输出时钟进行计数;第二计数器对压控振荡器(简称VCO)的分频时钟进行计数;二分查找电路输出预设频点对应的电感电容振荡器的开关电容控制字;查找表电路输出目标频点相对于中心频点的开关电容控制字差值;精调控制电路根据二分查找电路、查找表电路和模拟比较器输出得到目标频率对应的开关电容阵列控制字。本发明通过数字电路控制电感电容振荡器中开关电容阵列的容值,将频率调谐曲线从一条扩展成多条,通过保存中心频点开关电容阵列控制字以及目标频点和中心频点的开关电容阵列控制字差值,实现在频点切换时,仅进行精调就能完成锁相环的快速锁定。

    一种无线通信接收机的自动增益控制方法和电路

    公开(公告)号:CN107809258A

    公开(公告)日:2018-03-16

    申请号:CN201711066898.2

    申请日:2017-11-03

    Abstract: 本发明涉及无线通信技术领域,公开了一种无线通信接收机的自动增益控制方法和电路。无线通信系统使用连续相位调制,射频前端模块为低中频结构,天线接收空中无线信号,混频后的信号同相支路和正交支路经过多相波器后,舍弃同相支路或正交支路中的一路信号;另一路信号经过可编程增益放大器和模数转换器后,输入到数字接收机。数字接收机的自动增益控制方法包括两步。首先,根据单路输入信号饱和检测;其次,根据输入信号绝对值与输入信号功率的关系,计算输入信号的强度以及调整射频通路的增益。与传统的两路输入自动增益控制电路相比,本发明的自动增益控制电路的输入仅为一路信号,省去一路可编程增益放大器、模数转换器以及同相支路和正交之路之间不匹配的补偿电路,从而简化了射频前端模块的设计、面积和功耗。

    一种锁相环自校准电路
    7.
    发明授权

    公开(公告)号:CN107846216B

    公开(公告)日:2021-04-13

    申请号:CN201711133774.1

    申请日:2017-11-16

    Inventor: 周亚莉 衣晓峰

    Abstract: 本发明公开了一种锁相环(简称PLL)自校准电路,包括:第一计数器对晶振(简称XTAL)输出时钟进行计数;第二计数器对压控振荡器(简称VCO)的分频时钟进行计数;二分查找电路输出预设频点对应的电感电容振荡器的开关电容控制字;查找表电路输出目标频点相对于中心频点的开关电容控制字差值;精调控制电路根据二分查找电路、查找表电路和模拟比较器输出得到目标频率对应的开关电容阵列控制字。本发明通过数字电路控制电感电容振荡器中开关电容阵列的容值,将频率调谐曲线从一条扩展成多条,通过保存中心频点开关电容阵列控制字以及目标频点和中心频点的开关电容阵列控制字差值,实现在频点切换时,仅进行精调就能完成锁相环的快速锁定。

    一种数字通信接收机的自动增益控制方法

    公开(公告)号:CN110324054A

    公开(公告)日:2019-10-11

    申请号:CN201910538851.4

    申请日:2019-06-20

    Abstract: 本发明涉及电子通信领域,公开了一种数字通信接收机的自动增益控制方法,联合利用接收机ADC输出信号的饱和度、幅度和信号功率进行增益调整。首先,将射频或模拟前端的通路增益设置为最大值,当ADC输出信号功率大于一个预先设定的门限时,根据ADC输出信号饱和度相应地降低射频或模拟前端的通路增益;其次,根据ADC输出信号的幅度和功率,调整数字增益及射频或模拟前端的通路增益,使ADC输出信号功率在期望范围内;最后,跟踪ADC输出信号的幅度和功率,直到收到数字基带接收机的增益锁定指示信号,此时维持射频或模拟前端的通路增益不变。仿真表明,本发明的自动增益控制方法收敛速度快,可适用于复杂的有线或无线通信场景。

    一种采用时间数字转换器(TDC)的RC时间常数校正电路及方法

    公开(公告)号:CN109302182A

    公开(公告)日:2019-02-01

    申请号:CN201810978847.5

    申请日:2018-08-27

    Abstract: 本发明涉及集成电路设计技术领域,公开了一种采用时间数字转换器(TDC)的RC时间常数校正电路。在集成电路设计领域中,尤其是是射频模拟和数模混合信号集成电路设计中,由于工艺、电压和温度(PVT)的偏差,造成RC时间常数非常的离散,这样就不可避免的需要对RC时间常数进行校正,尤其是像模拟滤波器电路中,带宽的大小和RC时间常数直接相关。TDC通过比较参考时钟周期和由RC时间常数产生的周期中的差值来对RC时间常数进行调整,最终使得RC时间常数为所期望的值。本发明电路通过采用TDC来进行时间常数比较,能够快速的校正得到所期望的值,从而缩短了校正时间,减少了功耗。

Patent Agency Ranking