-
公开(公告)号:CN105993004A
公开(公告)日:2016-10-05
申请号:CN201480065922.9
申请日:2014-11-26
Applicant: 上海兆芯集成电路有限公司
IPC: G06F12/1027 , G06F12/1009
CPC classification number: G06F12/0891 , G06F12/1027 , G06F12/1036 , G06F12/1063 , G06F12/109 , G06F15/7839 , G06F2212/1016 , G06F2212/1044 , G06F2212/683
Abstract: 一种处理器,包含一映射模块,用以将架构虚拟处理器标识符映射至非架构全域标识符并将架构程序内容标识符映射至非架构区域标识符。此处理器还包含一具有多个地址转译的转译后备缓冲器(TLB)。对于其中每个地址转译:当此地址转译为全域地址转译时,会在此地址转译加上其中一个非架构全域标识符,而映射模块已将其中一个虚拟处理器标识符映射至此非架构全域标识符;当此地址转译为区域地址转译时,会在此地址转译加上其中一个非架构区域标识符,而映射模块已将其中一个程序内容标识符映射至此非架构区域标识符。
-
公开(公告)号:CN105993005B
公开(公告)日:2019-06-04
申请号:CN201480065923.3
申请日:2014-11-26
Applicant: 上海兆芯集成电路有限公司
IPC: G06F12/1027
CPC classification number: G06F12/0891 , G06F12/1027 , G06F12/1036 , G06F12/1063 , G06F12/109 , G06F15/7839 , G06F2212/1016 , G06F2212/1044 , G06F2212/683
Abstract: 一处理器包含一转译后备缓冲器(TLB)(206)与一映射模块(204)。此转译后备缓冲器(206)包含多个项目(300),各该项目(300)用以保存一地址转译(306,308)与一有效比特向量(302,304)。对于一相对应的地址转译内容,该有效比特向量(302,304)的各个比特在该比特被设定时,指出该地址转译(306,308)为有效,而在该比特被清除时,指出该地址转译为无效。此转译后备缓冲器(206)还包含一无效化比特向量(302,304)。此无效化比特向量的比特对应于该多个项目(300)的该有效比特向量(302,304)的比特,其中,该无效化比特向量(302,304)具有一设定比特以表示同时清除各项目(300)的有效比特向量(302,304)的相对应比特。映射模块(204)用以产生此无效化比特向量(302,304)。
-
公开(公告)号:CN105993004B
公开(公告)日:2019-04-02
申请号:CN201480065922.9
申请日:2014-11-26
Applicant: 上海兆芯集成电路有限公司
IPC: G06F12/1027 , G06F12/1009
Abstract: 一种处理器,包含一映射模块,用以将架构虚拟处理器标识符映射至非架构全域标识符并将架构程序内容标识符映射至非架构区域标识符。此处理器还包含一具有多个地址转译的转译后备缓冲器(TLB)。对于其中每个地址转译:当此地址转译为全域地址转译时,会在此地址转译加上其中一个非架构全域标识符,而映射模块已将其中一个虚拟处理器标识符映射至此非架构全域标识符;当此地址转译为区域地址转译时,会在此地址转译加上其中一个非架构区域标识符,而映射模块已将其中一个程序内容标识符映射至此非架构区域标识符。
-
公开(公告)号:CN105993005A
公开(公告)日:2016-10-05
申请号:CN201480065923.3
申请日:2014-11-26
Applicant: 上海兆芯集成电路有限公司
IPC: G06F12/1027
CPC classification number: G06F12/0891 , G06F12/1027 , G06F12/1036 , G06F12/1063 , G06F12/109 , G06F15/7839 , G06F2212/1016 , G06F2212/1044 , G06F2212/683
Abstract: 一处理器包含一转译后备缓冲器(TLB)(206)与一映射模块(204)。此转译后备缓冲器(206)包含多个项目(300),各该项目(300)用以保存一地址转译(306,308)与一有效比特向量(302,304)。对于一相对应的地址转译内容,该有效比特向量(302,304)的各个比特在该比特被设定时,指出该地址转译(306,308)为有效,而在该比特被清除时,指出该地址转译为无效。此转译后备缓冲器(206)还包含一无效化比特向量(302,304)。此无效化比特向量的比特对应于该多个项目(300)的该有效比特向量(302,304)的比特,其中,该无效化比特向量(302,304)具有一设定比特以表示同时清除各项目(300)的有效比特向量(302,304)的相对应比特。映射模块(204)用以产生此无效化比特向量(302,304)。
-
-
-