准循环低密度奇偶校验卷积码编译码系统及其编译码方法

    公开(公告)号:CN102075198A

    公开(公告)日:2011-05-25

    申请号:CN201110004000.5

    申请日:2011-01-11

    Abstract: 一种数字信号技术领域的准循环低密度奇偶校验卷积码编译码系统及其编译码方法,该系统包括:码字构造器、编码器模块和译码器模块,码字构造器产生校验母矩阵并向编码器模块和译码器模块传输相应的数据存取地址、移位因子等信息,并存储在各自的母矩阵存储单元中,编码器模块从信息源获得输入数据并将编码后的输出数据传输给信道,译码器模块从信道获得输入信息经过译码后输出信息。本发明通过加入准循环单位矩阵,实现用较少的迭代次数就能达到较好的译码性能,因此显著减少了硬件开销;准循环单位矩阵的低密度校验码字结构使整个编码、译码时都能够实现并行运算,因此有效减少了译码时钟延迟并大幅提高吞吐率。

    分层分块非规则低密度校验码译码器及译码方法

    公开(公告)号:CN102281125A

    公开(公告)日:2011-12-14

    申请号:CN201110215391.5

    申请日:2011-07-29

    Abstract: 本发明公开一种通信技术领域的分层分块非规则低密度校验码译码器及译码方法,其中:外信息存储单元将上次迭代的校验节点传递给信息节点的软值输出给译码处理模块。循环移位寄存器将信息节点的后验概率似然比更新值传递给译码处理模块。译码处理模块将本次迭代中校验更新值传递给外信息存储单元,同时将信息节点的后验概率似然比更新值经译码处理模块交织网络传递给循环移位寄存器。本发明适用于所有的QC类LDPC码译码,只要是分块的LDPC码字都支持译码;没有流水竞争冲突,有较好吞吐率性能,工作时序也相对简单;不需要耗费庞大资源的交织网络,节省了很多硬件资源,整个译码器资源消耗相对较小。支持译码并行度可以灵活变化。

    低密度校验码的译码系统

    公开(公告)号:CN101895375B

    公开(公告)日:2012-08-29

    申请号:CN201010235312.2

    申请日:2010-07-28

    CPC classification number: Y02D50/10

    Abstract: 一种通信技术领域的低密度校验码的译码系统,包括:若干译码处理装置、第一存储单元、第二存储单元、译码处理装置交织网络、迭代终止处理装置,其中:译码处理装置包括:第一2选1选择器、异或运算器、比特信息运算器、校验节点信息运算器和信息节点后验概率似然比运算器,校验节点信息运算器包括:缓存器、第一比较器、第一寄存器、第二2选1比较器、第二寄存器、第二比较器、译码后修正装置、第二截止运算器和第二补码转换器,译码后修正装置包括:n+1个比较单元、n个减法单元、1个限幅器和1个置零器。本发明加入译码后修正装置,显著降低了误码率和误帧率,对迭代终止处理装置进行简化,节省了译码系统硬件资源消耗。

    分层分块非规则低密度校验码译码器及译码方法

    公开(公告)号:CN102281125B

    公开(公告)日:2013-07-17

    申请号:CN201110215391.5

    申请日:2011-07-29

    Abstract: 本发明公开一种通信技术领域的分层分块非规则低密度校验码译码器及译码方法,其中:外信息存储单元将上次迭代的校验节点传递给信息节点的软值输出给译码处理模块。循环移位寄存器将信息节点的后验概率似然比更新值传递给译码处理模块。译码处理模块将本次迭代中校验更新值传递给外信息存储单元,同时将信息节点的后验概率似然比更新值经译码处理模块交织网络传递给循环移位寄存器。本发明适用于所有的QC类LDPC码译码,只要是分块的LDPC码字都支持译码;没有流水竞争冲突,有较好吞吐率性能,工作时序也相对简单;不需要耗费庞大资源的交织网络,节省了很多硬件资源,整个译码器资源消耗相对较小。支持译码并行度可以灵活变化。

    准循环低密度奇偶校验卷积码编译码系统及其编译码方法

    公开(公告)号:CN102075198B

    公开(公告)日:2013-01-09

    申请号:CN201110004000.5

    申请日:2011-01-11

    Abstract: 一种数字信号技术领域的准循环低密度奇偶校验卷积码编译码系统及其编译码方法,该系统包括:码字构造器、编码器模块和译码器模块,码字构造器产生校验母矩阵并向编码器模块和译码器模块传输相应的数据存取地址、移位因子等信息,并存储在各自的母矩阵存储单元中,编码器模块从信息源获得输入数据并将编码后的输出数据传输给信道,译码器模块从信道获得输入信息经过译码后输出信息。本发明通过加入准循环单位矩阵,实现用较少的迭代次数就能达到较好的译码性能,因此显著减少了硬件开销;准循环单位矩阵的低密度校验码字结构使整个编码、译码时都能够实现并行运算,因此有效减少了译码时钟延迟并大幅提高吞吐率。

    低密度校验码的译码系统

    公开(公告)号:CN101895375A

    公开(公告)日:2010-11-24

    申请号:CN201010235312.2

    申请日:2010-07-28

    CPC classification number: Y02D50/10

    Abstract: 一种通信技术领域的低密度校验码的译码系统,包括:若干译码处理装置、第一存储单元、第二存储单元、译码处理装置交织网络、迭代终止处理装置,其中:译码处理装置包括:第一2选1选择器、异或运算器、比特信息运算器、校验节点信息运算器和信息节点后验概率似然比运算器,校验节点信息运算器包括:缓存器、第一比较器、第一寄存器、第二2选1比较器、第二寄存器、第二比较器、译码后修正装置、第二截止运算器和第二补码转换器,译码后修正装置包括:n+1个比较单元、n个减法单元、1个限幅器和1个置零器。本发明加入译码后修正装置,显著降低了误码率和误帧率,对迭代终止处理装置进行简化,节省了译码系统硬件资源消耗。

Patent Agency Ranking