-
公开(公告)号:CN114356492A
公开(公告)日:2022-04-15
申请号:CN202111186579.1
申请日:2021-10-12
Applicant: 三星电子株式会社
IPC: G06F9/455
Abstract: 一种设备可以包括:互连接口;存储器系统,包括接收第一数据的一个或多个第一类型存储器设备、接收第二数据的一个或多个第二类型存储器设备;以及加速器,被配置为使用第一数据和第二数据来执行操作。该存储器系统还可以包括高速缓存,该高速缓存被配置为高速缓存一个或多个第二类型存储器设备的第二数据。一种设备可以包括:互连接口;存储器系统,耦合到互连接口以接收数据;加速器,耦合到存储器系统;以及虚拟化逻辑,被配置为将加速器的一个或多个资源划分为一个或多个虚拟加速器,其中一个或多个虚拟加速器中的第一虚拟加速器可以被配置为对数据的第一部分执行第一操作。
-
公开(公告)号:CN114253760A
公开(公告)日:2022-03-29
申请号:CN202111120339.1
申请日:2021-09-24
Applicant: 三星电子株式会社
Abstract: 公开了一种设备。该设备可以包括接收第一低比特宽度消息的输入缓冲器。重构电路可以对第一低比特宽度消息实施重构函数,产生第一高比特宽度消息。计算电路可以对第一高比特宽度消息实施计算函数,产生第二高比特宽度消息。量化电路可以对第二高比特宽度消息实施量化函数,产生第二低比特宽度消息。决策缓冲器然后可以存储第二低比特宽度消息。重构函数和量化函数可以根据设备的迭代和层而变化。
-
公开(公告)号:CN114253760B
公开(公告)日:2024-12-17
申请号:CN202111120339.1
申请日:2021-09-24
Applicant: 三星电子株式会社
Abstract: 公开了一种设备。该设备可以包括接收第一低比特宽度消息的输入缓冲器。重构电路可以对第一低比特宽度消息实施重构函数,产生第一高比特宽度消息。计算电路可以对第一高比特宽度消息实施计算函数,产生第二高比特宽度消息。量化电路可以对第二高比特宽度消息实施量化函数,产生第二低比特宽度消息。决策缓冲器然后可以存储第二低比特宽度消息。重构函数和量化函数可以根据设备的迭代和层而变化。
-
公开(公告)号:CN114696839A
公开(公告)日:2022-07-01
申请号:CN202111611315.6
申请日:2021-12-27
Applicant: 三星电子株式会社
Abstract: 创造性方面包括一种极性码编码系统,其包括用于接收输入数据并将其分割为分割输入数据单元的分割单元。编码器对分割输入数据单元进行编码,并且生成经编码的分割输入数据单元。乘法器单元对分割输入数据单元和生成器矩阵执行矩阵乘法,并且生成矩阵乘积。加法器单元对经编码的分割输入数据单元和矩阵乘积执行矩阵加法。组合单元将编码器的输出组合到目标码字X中。该目标码字X可以是长度为N的码字X,其中N=N1+N2+...+Nm,其中,N1、N2至Nm中的每一个都是二(2)的幂。
-
-
公开(公告)号:CN115512743A
公开(公告)日:2022-12-23
申请号:CN202210704529.6
申请日:2022-06-21
Applicant: 三星电子株式会社
Abstract: 一种用于管理存储器系统的方法可以包括:监视对存储器页面的一个或多个访问;基于所述监视,确定存储器页面的访问模式;以及基于所述访问模式,选择用于存储器页面的一致性偏置。所述监视可以包括维持一个或多个访问的指示。所述确定可以包括将指示与阈值进行比较。维持指示可以包括基于第一装置对存储器页面的访问以第一方式改变指示。维持指示可以包括基于第二装置对存储器页面的访问以第二方式改变指示。第一方式可以抵消第二方式。
-
-
-
-
-
-