用于执行虚拟加密操作的加密电路

    公开(公告)号:CN111008407B

    公开(公告)日:2025-04-29

    申请号:CN201910670045.2

    申请日:2019-07-23

    Abstract: 一种加密电路包括具有多个轮核的流水线型加密核。流水线型加密核被配置为对接收到的多个输入数据中的每一个执行真实轮操作;以及使用包括真实轮操作的加密操作从输入数据生成加密数据。提供了与流水线型加密核相耦接的加密控制器。加密控制器被配置为控制流水线型加密核,使得多个轮核中的至少一个执行作为加密操作的一部分的虚拟轮操作。流水线型加密核被配置为使用以下项中的至少一个执行虚拟加密操作:(i)哑数据;以及(ii)哑加密密钥。

    包括双编码器的安全电路和包括安全电路的加密解密器

    公开(公告)号:CN113315622B

    公开(公告)日:2024-10-18

    申请号:CN202011549749.3

    申请日:2020-12-24

    Abstract: 一种安全电路,包括:解码器,其被配置为接收输入数据并响应于输入数据输出解码信号;第一编码器,其被配置为响应于解码信号,输出第一表型中与N进制整数(N是1或更大的自然数)当中的任一整数对应的一个第一表型作为第一编码值;第二编码器,其被配置为响应于所述解码信号,输出第二表型中与N进制整数当中的任一整数对应的一个第二表型作为第二编码值;以及门模块电路,其被配置为通过对所述第一编码值和所述第二编码值执行逻辑运算来生成输出数据。

    包括双编码器的安全电路和包括安全电路的加密解密器

    公开(公告)号:CN113315622A

    公开(公告)日:2021-08-27

    申请号:CN202011549749.3

    申请日:2020-12-24

    Abstract: 一种安全电路,包括:解码器,其被配置为接收输入数据并响应于输入数据输出解码信号;第一编码器,其被配置为响应于解码信号,输出第一表型中与N进制整数(N是1或更大的自然数)当中的任一整数对应的一个第一表型作为第一编码值;第二编码器,其被配置为响应于所述解码信号,输出第二表型中与N进制整数当中的任一整数对应的一个第二表型作为第二编码值;以及门模块电路,其被配置为通过对所述第一编码值和所述第二编码值执行逻辑运算来生成输出数据。

    存储器测试装置及其测试方法
    8.
    发明公开

    公开(公告)号:CN113257328A

    公开(公告)日:2021-08-13

    申请号:CN202110181318.4

    申请日:2021-02-09

    Abstract: 公开了一种使用连接到存储器设备的存储器测试装置进行测试的方法,包括接收测试命令。当测试命令是有限状态机(FSM)操作命令时,根据FSM操作命令对存储器设备进行测试,并且依赖于通过/失败结果来执行操作以输出结果。但是,当测试命令是直接访问命令时,根据接收到的地址信息在测试区域中执行输入数据的自动操作测试,并且输出测试结果,该测试结果可以包括具有失败信息的输出数据或自动操作。

    用于执行虚拟加密操作的加密电路

    公开(公告)号:CN111008407A

    公开(公告)日:2020-04-14

    申请号:CN201910670045.2

    申请日:2019-07-23

    Abstract: 一种加密电路包括具有多个轮核的流水线型加密核。流水线型加密核被配置为对接收到的多个输入数据中的每一个执行真实轮操作;以及使用包括真实轮操作的加密操作从输入数据生成加密数据。提供了与流水线型加密核相耦接的加密控制器。加密控制器被配置为控制流水线型加密核,使得多个轮核中的至少一个执行作为加密操作的一部分的虚拟轮操作。流水线型加密核被配置为使用以下项中的至少一个执行虚拟加密操作:(i)哑数据;以及(ii)哑加密密钥。

Patent Agency Ranking