-
公开(公告)号:CN109712664A
公开(公告)日:2019-05-03
申请号:CN201811152590.4
申请日:2018-09-29
Applicant: 三星电子株式会社
Abstract: 提供了一种包括用于检测字线缺陷的电路的存储装置及其操作方法。所述存储装置包括:存储单元阵列,其包括设置在衬底上的第一存储单元和位于第一存储单元上方的第二存储单元;连接到第一存储单元的第一字线和连接到第二存储单元的第二字线,第二字线设置在第一字线上方;以及字线缺陷检测电路,其被配置为在将第一电压施加到第一字线时监测泵激时钟信号的脉冲的数目以检测第一字线的缺陷。电压发生器被配置为当泵激时钟信号的脉冲的数目小于基准值时,将与第一电压不同的第二电压施加到第二字线以对第二存储单元进行编程。
-
公开(公告)号:CN118692547A
公开(公告)日:2024-09-24
申请号:CN202410335336.7
申请日:2024-03-22
Applicant: 三星电子株式会社
Abstract: 公开了对软决策数据进行压缩的存储器装置及其操作方法。所述存储器装置包括:第一存储器单元阵列和第二存储器单元阵列;第一页缓冲器和第二页缓冲器,被配置为分别从第一存储器单元阵列和第二存储器单元阵列读取数据;以及第一压缩电路,被配置为:通过对第一软决策数据的位之中具有第一值的位的位置进行编码,来将第一软决策数据压缩成第一压缩数据,第一软决策数据通过使用多个软读取电压从第一存储器单元阵列被获得,其中,第一压缩电路还被配置为:在第二硬决策数据正在被输出的同时将第一软决策数据压缩成第一压缩数据,第二硬决策数据通过使用硬读取电压从第二存储器单元阵列被读取。
-
公开(公告)号:CN116129971A
公开(公告)日:2023-05-16
申请号:CN202211424269.3
申请日:2022-11-14
Applicant: 三星电子株式会社
Abstract: 一种非易失性存储器设备,包括:在垂直方向上的多个单元串,多个单元串中的每一个包括分别连接到多条字线的多个存储器单元,以及擦除控制晶体管,其具有连接到多个存储器单元的两端中的至少一个的第一端和连接到多个单元串中的每一个的两端中的至少一个的第二端,以及行解码器,被配置为在其中施加到擦除控制晶体管的第二端的擦除电压增加到目标电平的第一时段中向多条字线施加第一偏置电压,并且在第一时段之后的第二时段中向多条字线中的至少一些字线施加高于第一偏置电压的第二偏置电压。
-
公开(公告)号:CN119673252A
公开(公告)日:2025-03-21
申请号:CN202410303703.5
申请日:2024-03-18
Applicant: 三星电子株式会社
Abstract: 公开了非易失性存储器装置和存储器系统。所述非易失性存储器装置包括:存储器单元阵列,用于存储原始设置数据;页缓冲器电路,通过多条位线连接到存储器单元阵列;以及安全缓冲器和控制电路。安全缓冲器包括访问控制电路和具有受限访问的多个寄存器,并且所述多个寄存器存储在初始化序列中通过页缓冲器电路从存储器单元阵列向下转储的原始设置数据。控制电路控制页缓冲器电路和安全缓冲器。所述多个寄存器包括第一寄存器和第二寄存器。响应于第一寄存器被访问,访问控制电路与访问第一寄存器同时访问第二寄存器中的至少一部分寄存器。
-
公开(公告)号:CN104425021B
公开(公告)日:2019-12-17
申请号:CN201410339949.4
申请日:2014-07-17
Applicant: 三星电子株式会社
Abstract: 本发明涉及非易失性存储器件和相关的字线驱动方法。非易失性存储器件包括:多个存储块,每个包括排列在字线和位线的交叉点处的多个存储单元;地址解码器,被配置成响应于地址将第一线电连接到存储块中的一个的字线;线选择开关电路,被配置成根据地址以不同的配置将第一线电连接到第二线;第一线解码器,被配置成向第二线提供驱动所需的字线电压;以及电压生成器,被配置成生成字线电压。
-
公开(公告)号:CN116110484A
公开(公告)日:2023-05-12
申请号:CN202211293007.8
申请日:2022-10-21
Applicant: 三星电子株式会社
IPC: G11C29/14 , G11C16/10 , G11C16/26 , G06F9/4401
Abstract: 公开了一种测试挂起操作的方法。所述方法包括:确定是否在存储在序列操作电路中的多个挂起操作时间点中的每个之前的时间点将挂起采样信号传送给挂起命令电路;将挂起采样信号从序列操作电路传送给挂起命令电路;基于挂起采样信号生成内部挂起操作命令;将内部挂起操作命令从挂起命令电路传送给序列操作电路;响应于内部挂起操作命令,针对所有所述多个挂起操作时间点执行挂起操作;以及确定在所有挂起操作时间点挂起操作是否被执行。
-
公开(公告)号:CN109712664B
公开(公告)日:2025-04-25
申请号:CN201811152590.4
申请日:2018-09-29
Applicant: 三星电子株式会社
Abstract: 提供了一种包括用于检测字线缺陷的电路的存储装置及其操作方法。所述存储装置包括:存储单元阵列,其包括设置在衬底上的第一存储单元和位于第一存储单元上方的第二存储单元;连接到第一存储单元的第一字线和连接到第二存储单元的第二字线,第二字线设置在第一字线上方;以及字线缺陷检测电路,其被配置为在将第一电压施加到第一字线时监测泵激时钟信号的脉冲的数目以检测第一字线的缺陷。电压发生器被配置为当泵激时钟信号的脉冲的数目小于基准值时,将与第一电压不同的第二电压施加到第二字线以对第二存储单元进行编程。
-
公开(公告)号:CN104425021A
公开(公告)日:2015-03-18
申请号:CN201410339949.4
申请日:2014-07-17
Applicant: 三星电子株式会社
Abstract: 本发明涉及非易失性存储器件和相关的字线驱动方法。非易失性存储器件包括:多个存储块,每个包括排列在字线和位线的交叉点处的多个存储单元;地址解码器,被配置成响应于地址将第一线电连接到存储块中的一个的字线;线选择开关电路,被配置成根据地址以不同的配置将第一线电连接到第二线;第一线解码器,被配置成向第二线提供驱动所需的字线电压;以及电压生成器,被配置成生成字线电压。
-
-
-
-
-
-
-