基于磁隧道结元件的处理设备和包括处理设备的电子系统

    公开(公告)号:CN114944179A

    公开(公告)日:2022-08-26

    申请号:CN202111534557.X

    申请日:2021-12-15

    Abstract: 提供了处理设备和包括该处理设备的电子系统,该处理设备由于位单元尺寸的减小而具有改善的模拟计算的可靠性和功耗效率以及高成本效率。该处理设备包括:至少一条位单元线,多个位单元在其上彼此串联连接,其中位单元中的每一个包括:第一磁隧道结(MTJ)元件;第二MTJ元件,并联连接到第一MTJ元件;第一开关元件,串联连接到第一MTJ元件;以及第二开关元件,串联连接到第二MTJ元件,并且其中在位单元线上,两个相邻的位单元以镜像结构彼此串联连接。

    供电方法和设备以及供电系统
    3.
    发明公开

    公开(公告)号:CN112448614A

    公开(公告)日:2021-03-05

    申请号:CN202010175335.2

    申请日:2020-03-13

    Abstract: 提供一种供电方法和设备以及供电系统。所述供电设备包括:第一能量收集器元件,被配置为响应于外部能量信号被接收到而生成电力;连接开关元件,被配置为切换第一能量收集器元件与第二能量收集器元件之间的连接;和第一整流器,包括一个或多个路径开关元件,所述一个或多个路径开关元件被配置为响应于连接开关元件的切换而改变整流路径,其中,第一整流器连接到第一能量收集器元件,以沿着整流路径对由第一能量收集器元件生成的电力进行整流。

    使用乘法器-累加器电路的系统、计算装置和方法

    公开(公告)号:CN112445456B

    公开(公告)日:2025-03-11

    申请号:CN202010812126.4

    申请日:2020-08-13

    Inventor: 金尚骏 郑丞哲

    Abstract: 提供了使用乘法器‑累加器电路的系统、计算装置和方法。乘法器累加器(MAC)系统包括MAC电路,MAC电路包括:多个电阻器,具有各自的电阻;电容器,连接到所述多个电阻器,响应于多个输入信号利用电荷对电容器充电;和时间数字转换器(TDC),被配置为将电容器由于电荷的充电时间的信息转换为数字值,其中,数字值是MAC电路的累积结果。

    具有存储器内计算缺陷检测的存储器和方法

    公开(公告)号:CN117632550A

    公开(公告)日:2024-03-01

    申请号:CN202310174549.1

    申请日:2023-02-23

    Abstract: 公开了一种具有存储器内计算缺陷检测的方法和存储设备。一种存储设备,包括:存储器,包括存储体,其中,每个存储体包括相应的多个位单元;存储器内计算(IMC)运算器,被配置为在第一数据和第二数据之间执行IMC运算,其中第一数据在存储器的位单元中,第二数据被接收作为存储设备的输入,其中,存储体共享该运算器,并且其中,存储设备被配置为:生成存储在存储器中的第一测试模式并生成应用于IMC运算器的第二测试模式,并基于此来确定存储器或运算器中是否发生了缺陷,并基于发生了缺陷的确定来执行修复。

    刺激器以及控制刺激器的方法

    公开(公告)号:CN108066888B

    公开(公告)日:2023-06-27

    申请号:CN201711091893.5

    申请日:2017-11-08

    Abstract: 提供刺激器以及控制刺激器的方法。所述方法包括:基于响应于第一刺激信号的目标的生物反馈来确定用于目标的刺激信号的波形;基于通过将具有确定的波形的刺激信号施加到目标而测量的电压波形来计算目标的生物阻抗;基于确定的波形和计算的生物阻抗来确定刺激器的工作电压。

    计算装置和操作计算装置的方法
    8.
    发明公开

    公开(公告)号:CN116126285A

    公开(公告)日:2023-05-16

    申请号:CN202210523606.8

    申请日:2022-05-13

    Abstract: 提供一种计算装置和操作计算装置的方法。所述计算装置包括:多条输入线,脉冲基于对应输入信号以顺序方式选择性地输入到所述多条输入线;多条输出线,与输入线交叉;多个元件,每个元件被布置在对应输入线与对应输出线之间的交叉点处,以响应于对应权重是第一值,将输入到对应的输入线的脉冲传送到对应输出线;和多个脉冲计数器,每个脉冲计数器对从对应输出线输出的脉冲的数量进行计数。

Patent Agency Ranking