-
公开(公告)号:CN101122844B
公开(公告)日:2013-09-11
申请号:CN200710140252.4
申请日:2007-08-07
Applicant: 三星电子株式会社
IPC: G06F3/08
CPC classification number: G06F12/0246 , G06F1/12 , G06F3/0604 , G06F3/0659 , G06F3/0679 , G06F13/385 , G06F13/423 , G06F2003/0697
Abstract: 一种存储卡系统,其包括:主机,发出读命令;以及存储卡,当接收到读命令时,存储卡与在存储卡内产生的读时钟信号同步地将读取的数据发送到主机。另外,存储卡将读时钟信号发送到主机,主机与该读时钟信号同步地接收读取的数据,从而增加了在主机处的允许建立时间。
-
公开(公告)号:CN101122844A
公开(公告)日:2008-02-13
申请号:CN200710140252.4
申请日:2007-08-07
Applicant: 三星电子株式会社
IPC: G06F3/08
CPC classification number: G06F12/0246 , G06F1/12 , G06F3/0604 , G06F3/0659 , G06F3/0679 , G06F13/385 , G06F13/423 , G06F2003/0697
Abstract: 一种存储卡系统,其包括:主机,发出读命令;以及存储卡,当接收到读命令时,存储卡与在存储卡内产生的读时钟信号同步地将读取的数据发送到主机。另外,存储卡将读时钟信号发送到主机,主机与该读时钟信号同步地接收读取的数据,从而增加了在主机处的允许建立时间。
-
公开(公告)号:CN101246441A
公开(公告)日:2008-08-20
申请号:CN200710093290.9
申请日:2007-12-11
Applicant: 三星电子株式会社
Inventor: 赵南泌
CPC classification number: G06F11/10
Abstract: 一种使用固件操作的电子设备能够包括:非易失性存储器和接口电路,该接口电路被配置来接收从外部到电子设备的固件数据信号传输,其中固件数据信号包括错误校正码。错误校正电路被耦合接口电路和非易失性存储器,并且被配置来修复在固件数据信号的传输期间引入到固件数据信号中的错误,以在电子设备提供校正的固件数据信号,并且将校正的固件数据信号存储在非易失性存储器中。
-
公开(公告)号:CN103425621B
公开(公告)日:2018-02-16
申请号:CN201310181327.9
申请日:2013-05-16
Applicant: 三星电子株式会社
IPC: G06F15/167
CPC classification number: G06F12/14 , G06F1/3253 , G06F1/3275 , G06F3/0655 , G06F13/1663 , G06F13/1668 , G06F2213/0038 , Y02D10/13 , Y02D10/14 , Y02D10/151 , Y02D50/20
Abstract: 提供了包括经由芯片对芯片链接提供对共享存储器的存取的片上系统(SoC)的电子系统。该电子系统包括存储器设备、第一半导体器件、以及第二半导体器件。第一半导体器件包括第一中央处理单元(CPU)和存储器存取路径,该存储器存储路径被配置为启用对存储器设备的存取。第二半导体器件被配置为经由第一半导体器件的存储器存取路径对存储器设备进行存取。当存储器存取路径激活并且第一CPU未激活时,第二半导体器件被准许对存储器设备进行存取,并且存储器存取路径被配置为变为激活而无需第一CPU的介入。
-
公开(公告)号:CN103425621A
公开(公告)日:2013-12-04
申请号:CN201310181327.9
申请日:2013-05-16
Applicant: 三星电子株式会社
IPC: G06F15/167
CPC classification number: G06F12/14 , G06F1/3253 , G06F1/3275 , G06F3/0655 , G06F13/1663 , G06F13/1668 , G06F2213/0038 , Y02D10/13 , Y02D10/14 , Y02D10/151 , Y02D50/20
Abstract: 提供了包括经由芯片对芯片链接提供对共享存储器的存取的片上系统(SoC)的电子系统。该电子系统包括存储器设备、第一半导体器件、以及第二半导体器件。第一半导体器件包括第一中央处理单元(CPU)和存储器存取路径,该存储器存储路径被配置为启用对存储器设备的存取。第二半导体器件被配置为经由第一半导体器件的存储器存取路径对存储器设备进行存取。当存储器存取路径激活并且第一CPU未激活时,第二半导体器件被准许对存储器设备进行存取,并且存储器存取路径被配置为变为激活而无需第一CPU的介入。
-
-
-
-