具有内部控制信号的低功率集成时钟门控单元

    公开(公告)号:CN106961264A

    公开(公告)日:2017-07-18

    申请号:CN201610884102.3

    申请日:2016-10-10

    Abstract: 提供一种具有内部控制信号的低功率集成时钟门控单元。根据一个总体方面,一种电子设备可包括:锁存器和控制电路。锁存器可接收输入启用信号并生成锁存启用信号。锁存器还可当锁存器透明时,将输入启用信号传递给锁存启用信号。控制电路可电连接到锁存器。控制电路可接收非门控时钟信号作为输入,并生成门控时钟信号和锁存控制信号。锁存控制信号可被配置为当非门控时钟信号处于预定状态并且当输入启用信号和锁存启用信号之一处于启用状态时,使锁存器透明。控制电路可被配置为当锁存启用信号处于启用状态时,将非门控时钟信号传递给门控时钟信号。

    基于多米诺的高速触发器

    公开(公告)号:CN106533428B

    公开(公告)日:2022-01-11

    申请号:CN201610806610.X

    申请日:2016-09-06

    Abstract: 提供基于多米诺的高速触发器。提供用于触发器的设备。一种用于触发器的设备包括:多米诺逻辑触发器,包括用于多米诺逻辑触发器中将被预充电的所有节点的单标尾晶体管,其中,单标尾晶体管包括标尾节点;预充电晶体管,连接到标尾节点,以在评估周期之前对标尾节点进行预充电。用于触发器的另一设备包括:多米诺逻辑触发器;组合逻辑,被配置为结合电路事件对互补信号进行评估。

    具有内部控制信号的低功率集成时钟门控单元

    公开(公告)号:CN106961264B

    公开(公告)日:2019-08-20

    申请号:CN201610884102.3

    申请日:2016-10-10

    Abstract: 提供一种具有内部控制信号的低功率集成时钟门控单元。根据一个总体方面,一种电子设备可包括:锁存器和控制电路。锁存器可接收输入启用信号并生成锁存启用信号。锁存器还可当锁存器透明时,将输入启用信号传递给锁存启用信号。控制电路可电连接到锁存器。控制电路可接收非门控时钟信号作为输入,并生成门控时钟信号和锁存控制信号。锁存控制信号可被配置为当非门控时钟信号处于预定状态并且当输入启用信号和锁存启用信号之一处于启用状态时,使锁存器透明。控制电路可被配置为当锁存启用信号处于启用状态时,将非门控时钟信号传递给门控时钟信号。

    使用受控反相时钟的低功耗集成时钟门控单元

    公开(公告)号:CN108696273A

    公开(公告)日:2018-10-23

    申请号:CN201810270897.8

    申请日:2018-03-29

    Abstract: 实施例包括集成时钟门控(ICG)单元。所述低功率ICG单元可以包括输入条件确定电路,其被配置为生成临时反相时钟信号和反相输出信号。所述低功率ICG单元可以包括使能控制逻辑电路,其被配置为从输入条件确定电路接收所述临时反相时钟信号和所述反相输出信号。所述低功率ICG单元可以包括耦合到所述使能控制逻辑电路并且被配置为锁存至少取决于所述反相输出信号和所述临时反相时钟信号的输入值的锁存电路。所述输入条件确定电路被配置为仅在需要时才生成所述临时反相时钟信号。

    使用受控反相时钟的低功耗集成时钟门控单元

    公开(公告)号:CN108696273B

    公开(公告)日:2023-11-07

    申请号:CN201810270897.8

    申请日:2018-03-29

    Abstract: 实施例包括集成时钟门控(ICG)单元。所述低功率ICG单元可以包括输入条件确定电路,其被配置为生成临时反相时钟信号和反相输出信号。所述低功率ICG单元可以包括使能控制逻辑电路,其被配置为从输入条件确定电路接收所述临时反相时钟信号和所述反相输出信号。所述低功率ICG单元可以包括耦合到所述使能控制逻辑电路并且被配置为锁存至少取决于所述反相输出信号和所述临时反相时钟信号的输入值的锁存电路。所述输入条件确定电路被配置为仅在需要时才生成所述临时反相时钟信号。

    用于低功率高速集成时钟门控单元的设备

    公开(公告)号:CN106560999B

    公开(公告)日:2021-06-08

    申请号:CN201610855498.9

    申请日:2016-09-27

    Abstract: 提供了一种用于低功率高速集成时钟门控单元的设备。所述设备包括:逻辑门,接收未缓冲使能信号(E)、和扫描测试使能信号(SE)并输出反相使能信号(EN);第一传输门,接收E、SE和EN;第二传输门,连接到第一传输门并接收时钟信号(CK)和使能反相时钟信号(ECKN);第一晶体管,具有分别连接到电源电压(VDD)、逻辑门的输出和第一传输门的端子;第二晶体管,包括分别连接到第一传输门和VDD的端子;锁存器,包括分别连接到第二传输门和第二晶体管的端子。

    基于多米诺的高速触发器

    公开(公告)号:CN106533428A

    公开(公告)日:2017-03-22

    申请号:CN201610806610.X

    申请日:2016-09-06

    CPC classification number: H03K3/012 H03K3/356113 H03K19/096 H03K5/153

    Abstract: 提供基于多米诺的高速触发器。提供用于触发器的设备。一种用于触发器的设备包括:多米诺逻辑触发器,包括用于多米诺逻辑触发器中将被预充电的所有节点的单标尾晶体管,其中,单标尾晶体管包括标尾节点;预充电晶体管,连接到标尾节点,以在评估周期之前对标尾节点进行预充电。用于触发器的另一设备包括:多米诺逻辑触发器;组合逻辑,被配置为结合电路事件对互补信号进行评估。

Patent Agency Ranking