-
公开(公告)号:CN103389961B
公开(公告)日:2017-10-27
申请号:CN201310168083.0
申请日:2013-05-06
Applicant: 三星电子株式会社
IPC: G06F15/167
CPC classification number: G06F12/0811 , G06F1/3234 , G06F1/3275 , G06F12/0833 , G06F12/084 , G06F2212/1028 , G06F2212/283 , G06F2212/62 , Y02D10/13 , Y02D10/14 , Y02D50/20
Abstract: 一种多CPU系统以及具有多CPU系统的计算系统,其中,一种多CPU数据处理系统,包括:多CPU处理器,包括:第一CPU,被配置有至少一个第一核、第一高速缓存器和被配置为访问第一高速缓存器的第一高速缓存控制器;第二CPU,被配置有至少一个第二核和被配置为访问第二高速缓存器的第二高速缓存控制器,其中,第一高速缓存器被配置为来自第二高速缓存器的共享的部分。
-
-
公开(公告)号:CN103389961A
公开(公告)日:2013-11-13
申请号:CN201310168083.0
申请日:2013-05-06
Applicant: 三星电子株式会社
IPC: G06F15/167
CPC classification number: G06F12/0811 , G06F1/3234 , G06F1/3275 , G06F12/0833 , G06F12/084 , G06F2212/1028 , G06F2212/283 , G06F2212/62 , Y02D10/13 , Y02D10/14 , Y02D50/20
Abstract: 一种多CPU系统以及具有多CPU系统的计算系统,其中,一种多CPU数据处理系统,包括:多CPU处理器,包括:第一CPU,被配置有至少一个第一核、第一高速缓存器和被配置为访问第一高速缓存器的第一高速缓存控制器;第二CPU,被配置有至少一个第二核和被配置为访问第二高速缓存器的第二高速缓存控制器,其中,第一高速缓存器被配置为来自第二高速缓存器的共享的部分。
-
公开(公告)号:CN103389952A
公开(公告)日:2013-11-13
申请号:CN201310167294.2
申请日:2013-05-08
Applicant: 三星电子株式会社
CPC classification number: G06F1/08
Abstract: 提供一种片上系统、操作片上系统的方法及具有片上系统的系统。一种数据处理系统,包括:PLL,被配置为接收参考时钟并产生公共的时钟;处理单元,被配置为基于温度、电压或工艺信息中的一个来输出操作条件数据;至少两个数据处理电路,每个数据处理电路包括:第一时钟信号发生器,被配置为接收公共的时钟信号,第一时钟信号发生器具有被配置为基于操作条件数据来调整时钟信号传输延时的第一时钟延迟调整电路;第二时钟信号发生器,被配置为接收公共的时钟信号,第二时钟信号发生器具有被配置为基于操作条件数据来调整时钟信号传输延时的第二时钟延迟调整电路。
-
公开(公告)号:CN106601736B
公开(公告)日:2021-11-23
申请号:CN201610742997.7
申请日:2016-08-26
Applicant: 三星电子株式会社
Inventor: 李会镇
IPC: H01L27/088 , H01L29/06
Abstract: 提供了一种半导体器件,所述半导体器件包括:虚拟电源线,沿第一方向延伸;n阱,沿第一方向延伸,其中,虚拟电源线和n阱设置在行中;第一电源栅极开关单元,设置在n阱中;第二电源栅极开关单元,设置在n阱中,其中,第一电源栅极开关单元和第二电源栅极开关单元为第一型单元;第三电源栅极开关单元,设置在第一电源栅极开关单元和第二电源栅极开关单元之间的n阱中,其中第三电源栅极单元为不同于第一型单元的第二型单元。
-
公开(公告)号:CN106601736A
公开(公告)日:2017-04-26
申请号:CN201610742997.7
申请日:2016-08-26
Applicant: 三星电子株式会社
Inventor: 李会镇
IPC: H01L27/088 , H01L29/06
Abstract: 提供了一种半导体器件,所述半导体器件包括:虚拟电源线,沿第一方向延伸;n阱,沿第一方向延伸,其中,虚拟电源线和n阱设置在行中;第一电源栅极开关单元,设置在n阱中;第二电源栅极开关单元,设置在n阱中,其中,第一电源栅极开关单元和第二电源栅极开关单元为第一型单元;第三电源栅极开关单元,设置在第一电源栅极开关单元和第二电源栅极开关单元之间的n阱中,其中第三电源栅极单元为不同于第一型单元的第二型单元。
-
公开(公告)号:CN103226375A
公开(公告)日:2013-07-31
申请号:CN201210586570.4
申请日:2012-12-28
Applicant: 三星电子株式会社
IPC: G06F1/04
CPC classification number: G06F1/10 , H03K3/356156
Abstract: 本发明涉及一种半导体集成电路及对包括这种电路的装置进行操作的方法。该半导体集成电路包括将时钟信号发送到多个树分支的时钟树、多个脉冲发生器以及多个脉冲分配网络。其中的每个脉冲发生器响应于通过所述树分支发送的时钟信号来生成脉冲。其中的每个脉冲分配网络与所述多个脉冲发生器中的一个脉冲发生器进行通信,并被构造并布置为将每个脉冲发生器所生成的脉冲发送到多个脉冲接收器。
-
公开(公告)号:CN1194301C
公开(公告)日:2005-03-23
申请号:CN01111986.1
申请日:2001-02-09
Applicant: 三星电子株式会社
Inventor: 李会镇
CPC classification number: G06F7/57
Abstract: 本发明提供一种具有用于执行算术运算的高速缓冲存储器的算术装置。高速缓冲存储器预先存储执行的结果数据和算术运算操作数,并且一旦接收到要执行运算的相同的操作数,就输出相应地存储的结果数据,避免处理器进行算术处理和运算,对于部分匹配的操作数,对匹配的高位采用原来的结果,对其余的位执行相应的运算,并将结果合起来输出。
-
-
-
-
-
-
-