-
公开(公告)号:CN102169449B
公开(公告)日:2015-09-16
申请号:CN201010614361.7
申请日:2010-12-30
Applicant: 三星电子株式会社
Inventor: 朴镇永
IPC: G06F9/48
CPC classification number: G06F9/4812
Abstract: 提供一种能够快速处理各种模块中产生的中断而不引起错误的片上系统(SoC)。该SoC包括:处理器,其被配置为处理任务;多个模块,其在该SoC上并且操作地通过系统总线耦接到所述处理器;以及中断代理处理单元,其操作地耦接到所述处理器和所述多个模块并且被配置为独自处理来自所述多个模块中的第一模块的中断相关任务。
-
公开(公告)号:CN102169449A
公开(公告)日:2011-08-31
申请号:CN201010614361.7
申请日:2010-12-30
Applicant: 三星电子株式会社
Inventor: 朴镇永
IPC: G06F9/48
CPC classification number: G06F9/4812
Abstract: 提供一种能够快速处理各种模块中产生的中断而不引起错误的片上系统(SoC)。该SoC包括:处理器,其被配置为处理任务;多个模块,其在该SoC上并且操作地通过系统总线耦接到所述处理器;以及中断代理处理单元,其操作地耦接到所述处理器和所述多个模块并且被配置为独自处理来自所述多个模块中的第一模块的中断相关任务。
-
公开(公告)号:CN1307341A
公开(公告)日:2001-08-08
申请号:CN00119316.3
申请日:2000-06-29
Applicant: 三星电子株式会社
CPC classification number: G11C29/72 , G11C29/44 , G11C29/4401
Abstract: 一种包括内建自修复(BISR)电路的集成电路半导体器件。BISR电路具有用于保存嵌入式存储器故障单元信息的多个行填充项目和多个列填充项目。尺寸对应于存储器行和列冗余数目的行/列填充项目包括:故障单元行/列地址、相同行/列地址上出现的故障单元数目、保存有相对列/行地址的相对项目的位置。通过选择行/列填充项目并删除在其相对填充项目中保存的故障单元数目,BISR电路可以有效地根据剩余的修复信息来执行故障单元的自修复。
-
公开(公告)号:CN104737137A
公开(公告)日:2015-06-24
申请号:CN201480002742.6
申请日:2014-10-20
Applicant: 三星电子株式会社
IPC: G06F12/00
CPC classification number: G06F3/0608 , G06F3/061 , G06F3/064 , G06F3/0659 , G06F3/0673 , G06F12/023 , G06F2212/401
Abstract: 公开了电子设备的存储器压缩方法及其装置。用于对电子设备中的存储器进行压缩的方法可包括:检测对于执行第一应用的请求;判定第一应用的执行是否要求存储器压缩;当要求存储器压缩时,对与电子设备的后台正在进行的应用相对应的存储器进行压缩;并且执行第一应用。
-
公开(公告)号:CN1224973C
公开(公告)日:2005-10-26
申请号:CN00119316.3
申请日:2000-06-29
Applicant: 三星电子株式会社
CPC classification number: G11C29/72 , G11C29/44 , G11C29/4401
Abstract: 一种包括内置自修复(BISR)电路的集成电路半导体器件。BISR电路具有用于保存嵌入式存储器故障单元信息的多个行填充项目和多个列填充项目。尺寸对应于存储器行和列冗余数目的行/列填充项目包括:故障单元行/列地址、相同行/列地址上出现的故障单元数目、保存有相对列/行地址的相对项目的位置。通过选择行/列填充项目并删除在其相对填充项目中保存的故障单元数目,BISR电路可以有效地根据剩余的修复信息来执行故障单元的自修复。
-
公开(公告)号:CN119866670A
公开(公告)日:2025-04-22
申请号:CN202380065800.9
申请日:2023-09-11
Applicant: 三星电子株式会社
IPC: H05K1/02 , H01Q1/24 , H01Q1/38 , H05K1/11 , H05K3/28 , G04G17/06 , G04G17/04 , G04G21/04 , G04G99/00 , G06F1/16
Abstract: 公开了一种包括导电层的电子装置。根据本发明的各种实施例的电子装置可以包括:印刷电路板,在其中至少一个电组成元件和连接到该电组成元件的多条布线布置在面向第一方向的第一表面上;布线暴露部分,在其中所述多条布线当中的至少一条暴露在印刷电路板的侧表面上,该侧表面是面向与第一方向垂直的方向的表面;以及导电层,与布线暴露部分电接触。
-
公开(公告)号:CN105453066B
公开(公告)日:2019-03-01
申请号:CN201480043500.1
申请日:2014-07-30
Applicant: 三星电子株式会社
Abstract: 本发明涉及处理器和存储器。更具体地,本发明涉及各种主知识产权(IP)可存取的可切换片上存储器和用于控制其的方法,并且根据本发明的一个实施例的用于控制片上存储器的方法可以包括步骤:设置包括以下当中的至少一种的存储器分配信息:各个主IP的模式、优先级、所需的存储器的空间尺寸以及与其它主IP的相关性;并且通过使用所述存储器分配信息分配用于各个主IP的存储器。根据本发明的一个实施例,在嵌入的SoC中的各种主IP能够利用片上缓冲器和片上高速缓冲的所有优点。
-
公开(公告)号:CN105453066A
公开(公告)日:2016-03-30
申请号:CN201480043500.1
申请日:2014-07-30
Applicant: 三星电子株式会社
CPC classification number: G06F12/023 , G06F12/0888 , G06F13/1663 , G06F13/1694 , G06F13/18 , G06F2212/1016 , G06F2212/1044 , Y02D10/13 , Y02D10/14
Abstract: 本发明涉及处理器和存储器。更具体地,本发明涉及各种主知识产权(IP)可存取的可切换片上存储器和用于控制其的方法,并且根据本发明的一个实施例的用于控制片上存储器的方法可以包括步骤:设置包括以下当中的至少一种的存储器分配信息:各个主IP的模式、优先级、所需的存储器的空间尺寸以及与其它主IP的相关性;并且通过使用所述存储器分配信息分配用于各个主IP的存储器。根据本发明的一个实施例,在嵌入的SoC中的各种主IP能够利用片上缓冲器和片上高速缓冲的所有优点。
-
公开(公告)号:CN104737137B
公开(公告)日:2019-07-12
申请号:CN201480002742.6
申请日:2014-10-20
Applicant: 三星电子株式会社
IPC: G06F12/00
CPC classification number: G06F3/0608 , G06F3/061 , G06F3/064 , G06F3/0659 , G06F3/0673 , G06F12/023 , G06F2212/401
Abstract: 公开了电子设备的存储器压缩方法及其装置。用于对电子设备中的存储器进行压缩的方法可包括:检测对于执行第一应用的请求;判定第一应用的执行是否要求存储器压缩;当要求存储器压缩时,对与电子设备的后台正在进行的应用相对应的存储器进行压缩;并且执行第一应用。
-
-
-
-
-
-
-
-