-
公开(公告)号:CN120034198A
公开(公告)日:2025-05-23
申请号:CN202411599824.5
申请日:2024-11-11
Applicant: 三星电子株式会社
IPC: H03M1/74
Abstract: 提供了一种数模转换器(DAC)电路、包括该数模转换器电路的电子设备及该数模转换器电路的控制方法。DAC电路包括:串行器电路,包括多个复用器,并且被配置为使用多个复用器将数字形式的并行代码转换为串行代码;以及单元阵列,包括多个单位单元,并且被配置为基于串行代码输出模拟信号。串行器电路包括:伪随机数生成电路,被配置为响应于第一时钟信号的边沿生成随机数;第一开关电路,连接到第一复用器;第二开关电路,连接到第二复用器;以及随机数电路,被配置为将伪随机数生成电路响应于第一时钟信号的不同边沿而生成的不同随机数分别发送到第一开关电路和第二开关电路。
-
公开(公告)号:CN119519715A
公开(公告)日:2025-02-25
申请号:CN202411146771.1
申请日:2024-08-20
Applicant: 三星电子株式会社
Abstract: 一种数模转换器(DAC),用于从数字输入产生模拟输出,包括:控制器,被配置为基于数字输入,产生控制信号;以及分段单元电路,包括多个分段单元,多个分段单元基于控制信号而导通或关断,并且分段单元电路被配置为基于多个分段单元的输出,产生模拟输出,其中,多个分段单元包括:多个第一分段单元,每个第一分段单元被配置为产生与数字输入的第一位组中包括的每个位相对应的输出;多个第二分段单元,每个第二分段单元被配置为产生与数字输入的第二位组中包括的每个位相对应的输出;以及附加分段单元,被配置为产生与第二位组中包括的位之中的最低位相对应的输出。
-
公开(公告)号:CN117997318A
公开(公告)日:2024-05-07
申请号:CN202311446852.9
申请日:2023-11-01
Applicant: 三星电子株式会社
IPC: H03K17/081 , H03K17/687
Abstract: 一种用于通过预充电操作和采样操作来生成输出信号的自举电路,包括:采样器,包括被配置为对输入信号进行采样的采样开关、连接在输入节点和采样开关之间的第一保护开关、以及连接在采样开关和输出节点之间的第二保护开关;以及驱动器,被配置为基于电源电压和输入信号来驱动采样器。
-
公开(公告)号:CN115940957A
公开(公告)日:2023-04-07
申请号:CN202211078176.X
申请日:2022-09-05
Applicant: 三星电子株式会社
IPC: H03M1/66
Abstract: 提供数模转换器和包括数模转换器的设备。提供被配置为发送和接收射频(RF)信号的设备。所述设备包括:数模转换器(DAC),被配置为将数字信号转换为模拟信号;功率放大器,被配置为放大模拟信号;以及天线,被配置为将放大的模拟信号作为RF信号输出到外部。DAC包括:电流单元矩阵,包括被配置为生成模拟信号的多个电流单元;多个正常路径,被配置为基于数字信号控制所述多个电流单元接通或断开;以及多个可选路径,被配置为基于数字信号的模式选择性地消耗功率。
-
公开(公告)号:CN117630721A
公开(公告)日:2024-03-01
申请号:CN202310597431.X
申请日:2023-05-25
Applicant: 三星电子株式会社
Abstract: 提供了数字下垂检测器、其校准方法及半导体装置。所述数字下垂检测器可以包括:处理电路,所述处理电路被配置为:响应于时钟信号来检测电源电压的电压电平改变,所述检测所述电压电平改变包括将所检测到的电压电平改变转换成第一代码;校正所述第一代码中包括的至少一个非线性,所述校正包括将所述第一代码转换成第二代码和目标范围;以及基于所述第二代码来调整所述时钟信号的延迟幅度。
-
公开(公告)号:CN113365008B
公开(公告)日:2025-04-18
申请号:CN202110246691.3
申请日:2021-03-05
Applicant: 三星电子株式会社
IPC: H04N25/616 , H04N25/71 , H04N25/703 , H04N25/78
Abstract: 提供了一种闪烁检测电路。该闪烁检测电路可以包括闪烁检测相关双采样(FD CDS)电路,该FD CDS电路包括基于控制信号接通或断开的第一至第六开关以及第一至第四电容器,该FD CDS电路被配置为接收从至少一个像素输出的闪烁像素信号,与输出偏移信号求和,并且基于增益放大总和以形成闪烁检测信号;以及模数转换器(ADC),被配置为量化闪烁检测信号。
-
公开(公告)号:CN119673257A
公开(公告)日:2025-03-21
申请号:CN202411111187.2
申请日:2024-08-14
Applicant: 三星电子株式会社
Abstract: 采样和保持电路可以包括:第一晶体管,其连接在被配置为接收第一输入信号的第一输入端子和被配置为输出第一采样信号的第一输出端子之间;第二晶体管,连接在被配置为接收第二输入信号的第二输入端子与被配置为输出第二采样信号的第二输出端子之间;第一虚设晶体管,设置在第一输入端子与第二输出端子之间;以及第二虚设晶体管,设置在第二输入端子和第一输出端子之间。第一虚设晶体管的源极区和漏极区以及第二虚设晶体管的源极区和漏极区可以不电连接到将第一晶体管与第二晶体管连接的金属线。
-
-
-
-
-
-