-
公开(公告)号:CN106776358B
公开(公告)日:2021-10-26
申请号:CN201610877643.3
申请日:2016-10-08
Applicant: 三星电子株式会社
IPC: G06F12/06
Abstract: 公开一种DIMM SSD寻址性能技术。一种非易失性双列直插式存储器模块(NVDIMM)可被安装在双列直插式存储器模块(DIMM)插槽中。NVDIMM可包括非易失性存储器。一种装置驱动器可拦截去往主机存储器控制器的针对存储器地址的请求,将所述存储器地址替换为预映射的存储器地址或预映射的存储器地址的别名,并且将预映射的存储器地址发送到主机存储器控制器,使得主机存储器控制器生成NVDIMM的目标存储器地址。
-
公开(公告)号:CN106155584B
公开(公告)日:2020-07-07
申请号:CN201610302657.2
申请日:2016-05-09
Applicant: 三星电子株式会社
Abstract: 提供对数据进行加扰和解扰的方法和系统。用于对存储器通道解扰和加扰的示例实施例包括:针对存储装置执行训练模式,以发现由主机系统所使用的对数据加扰的多个XOR矢量。训练模式针对存储装置的所有存储器位置,将所有零训练数据输入到解扰和加扰算法,以生成通过存储器通道发送到存储装置的加扰训练数据。加扰训练数据等于与存储器位置相应的XOR矢量。由存储装置通过存储器通道接收加扰训练数据,并且将加扰训练数据存储为针对每个相应的存储器位置的XOR矢量。在功能模式期间,针对特定存储器位置通过存储器通道接收加扰数据,并且在写入到特定存储器位置之前,使用针对特定存储器位置存储的XOR矢量对加扰数据解扰。
-
公开(公告)号:CN106776358A
公开(公告)日:2017-05-31
申请号:CN201610877643.3
申请日:2016-10-08
Applicant: 三星电子株式会社
IPC: G06F12/06
CPC classification number: G06F3/061 , G06F3/0655 , G06F3/0688 , G06F12/0638 , G06F12/0653
Abstract: 公开一种DIMM SSD寻址性能技术。一种非易失性双列直插式存储器模块(NVDIMM)可被安装在双列直插式存储器模块(DIMM)插槽中。NVDIMM可包括非易失性存储器。一种装置驱动器可拦截去往主机存储器控制器的针对存储器地址的请求,将所述存储器地址替换为预映射的存储器地址或预映射的存储器地址的别名,并且将预映射的存储器地址发送到主机存储器控制器,使得主机存储器控制器生成NVDIMM的目标存储器地址。
-
公开(公告)号:CN106155584A
公开(公告)日:2016-11-23
申请号:CN201610302657.2
申请日:2016-05-09
Applicant: 三星电子株式会社
Abstract: 提供对数据进行加扰和解扰的方法和系统。用于对存储器通道解扰和加扰的示例实施例包括:通过以下步骤来针对存储装置执行训练模式,以发现由主机系统所使用的对数据加扰的XOR矢量:针对存储装置的所有存储器位置,将所有零训练数据输入到解扰和加扰算法,以生成通过存储器通道发送到存储装置的加扰训练数据,使得加扰训练数据等于与存储器位置相应的XOR矢量;由存储装置通过存储器通道接收加扰训练数据,并且将加扰训练数据存储为针对每个相应的存储器位置的XOR矢量;在存储装置的功能模式期间,针对特定存储器位置通过存储器通道接收加扰数据,并且在写入到特定存储器位置之前,使用针对特定存储器位置存储的XOR矢量对加扰数据解扰。
-
公开(公告)号:CN106126447B
公开(公告)日:2020-09-22
申请号:CN201610297080.0
申请日:2016-05-06
Applicant: 三星电子株式会社
Abstract: 公开控制存储装置的方法、存储器模块和存储系统。一种在不需要得知主机所应用的编码或者对主机所应用的编码进行反向工程的情况下使主机和输入/输出(I/O)通道存储装置之间能够通信的协议。可通过以与从主机接收的格式相同的编码格式发送已知值的协议训练序列并且将关联的命令/状态数据存储在存储装置中,来将控制/状态数据写入存储装置。在运行时使用这些存储的值,以执行从主机接收的编码的命令并且以主机可识别的方式将状态数据报告给主机。基于存储体的缓冲构造还将用户数据按照接收的情况存储,以保存主机特定的编码。这样有助于通过DRAM通道在主机存储器控制器和存储装置之间的用户数据交换。
-
公开(公告)号:CN106126447A
公开(公告)日:2016-11-16
申请号:CN201610297080.0
申请日:2016-05-06
Applicant: 三星电子株式会社
CPC classification number: G06F13/4234 , G06F13/1678
Abstract: 公开控制存储装置的方法、存储器模块和存储系统。一种在不需要得知主机所应用的编码或者对主机所应用的编码进行反向工程的情况下使主机和输入/输出(I/O)通道存储装置之间能够通信的协议。可通过以与从主机接收的格式相同的编码格式发送已知值的协议训练序列并且将关联的命令/状态数据存储在存储装置中,来将控制/状态数据写入存储装置。在运行时使用这些存储的值,以执行从主机接收的编码的命令并且以主机可识别的方式将状态数据报告给主机。基于存储体的缓冲构造还将用户数据按照接收的情况存储,以保存主机特定的编码。这样有助于通过DRAM通道在主机存储器控制器和存储装置之间的用户数据交换。
-
-
-
-
-