电子设备及操作其的方法
    1.
    发明公开

    公开(公告)号:CN119382723A

    公开(公告)日:2025-01-28

    申请号:CN202410287787.8

    申请日:2024-03-13

    Abstract: 提供一种电子设备及操作其的方法。所述电子设备可以包括:接收电路,所述接收电路被配置为基于通过链路接收的模拟信号的电压电平生成多个接收数据位,并且基于模拟信号的电压电平生成指示多个接收数据位发生错误的概率的多个位可靠性值;对准电路,所述对准电路被配置为将多个接收数据位分组为多个纠错码(ECC)符号,并且基于多个位可靠性值来生成指示多个ECC符号的错误发生概率的多个符号可靠性值;以及解码电路,所述解码电路被配置为基于多个符号可靠性值来纠正多个ECC符号的错误。

    半导体封装件及其制造方法

    公开(公告)号:CN109119385B

    公开(公告)日:2024-08-20

    申请号:CN201810654019.6

    申请日:2018-06-22

    Abstract: 一种半导体封装件,包含:各自具有第一表面的一个或多个第一半导体芯片的第一层,一个或多个第一焊盘暴露在第一表面处;安置在第一层上方且各自具有第二表面的一个或多个第二半导体芯片的第二层,一个或多个第二焊盘暴露在第二表面处;以及第一再分布层,在第一层与第二层之间且电连接到一个或多个第一焊盘。第一层可包含延伸穿过第一层的基底(面板)且电连接到第一再分布层的一个或多个第一面板通孔。在本发明的半导体封装件中,半导体芯片可通过面板通孔和再分布层来彼此电连接,无需引线键合。

    数据转换器、存储器装置及其操作方法

    公开(公告)号:CN118280403A

    公开(公告)日:2024-07-02

    申请号:CN202311852704.7

    申请日:2023-12-29

    Abstract: 提供了数据转换器、存储器装置及其操作方法。该数据转换器包括:自动归零电路,其包括具有第一放大电路和连接到第一放大电路的第一电容器的多个增益电路,第一放大电路执行通过开关将自动归零电路的偏移电压存储在电容器中的开关馈通偏移消除操作;比较器电路,其包括第一输入端子和第二输入端子,比较器电路比较第一输入端子的第一输入端子电压电平与第二输入端子的第二输入端子电压电平;第一开关单元,其连接在自动归零电路和比较器电路之间,第一开关在期间自动归零电路的开关馈通偏移消除操作将自动归零电路与比较器电路断开连接;以及第二开关单元,其连接在第一输入信号线和第二输入信号线之间。

    半导体设备
    4.
    发明公开
    半导体设备 审中-公开

    公开(公告)号:CN118136066A

    公开(公告)日:2024-06-04

    申请号:CN202311615963.8

    申请日:2023-11-29

    Abstract: 一种半导体设备,包括:相位分离器,被配置为通过使用具有不同相位的多个外部时钟信号输出具有不同相位的多个时钟信号;多个码生成器,被配置为接收从多个时钟信号确定的选择时钟信号对,并输出与选择时钟信号对之间的相位差误差相对应的相位码;以及延迟电路,被配置为在锁定时间期间参考相位码至少部分地同时调整多个外部时钟信号中的每一个的上升沿和下降沿中的至少两个。

    存储器件和存储器封装体

    公开(公告)号:CN110060715B

    公开(公告)日:2024-05-10

    申请号:CN201811329362.X

    申请日:2018-11-09

    Abstract: 本申请提供了存储器件和存储器封装体。该存储器件包括多个接收器,每个接收器包括耦接至多个输入/输出引脚中的一个引脚的第一输入端。存储器件还包括发射器,该发射器的输出端耦接至多个接收器的第一输入端。存储器件还包括控制电路,该控制电路被配置为控制发射器输出特定测试信号。多个接收器均被配置为基于从发射器接收的特定测试信号生成输出数据。控制电路还被配置为基于由多个接收器生成的并且在控制电路处从多个接收器接收到的输出数据,调整多个接收器。

    用于三电平脉冲幅度调制信令的发送器和接收器及包括该发送器和接收器的系统

    公开(公告)号:CN116961828A

    公开(公告)日:2023-10-27

    申请号:CN202211636997.0

    申请日:2022-12-14

    Abstract: 一种发送器,包括:编码器,被配置为将输入数据信号的第一数量的二进制输入比特划分为第一比特组和第二比特组,通过基于第一比特组的值不同地操纵第一比特组和第二比特组来生成第一中间比特组和第二中间比特组,并且通过对第一中间比特组和第二中间比特组进行编码来生成第一符号组和第二符号组,第一符号组和第二符号组中的每一个包括多个符号,并且多个符号中的每一个具有三个不同的电压电平。该发送器包括:驱动器,被配置为通过将第一符号组和第二符号组级联来生成输出数据信号。

    半导体装置
    8.
    发明公开
    半导体装置 审中-实审

    公开(公告)号:CN116189731A

    公开(公告)日:2023-05-30

    申请号:CN202211481210.8

    申请日:2022-11-24

    Abstract: 提供了一种半导体装置,该半导体装置包括:校准码生成器电路,其被配置为根据外部条件的变化生成校准码;第一驱动器电路,其被配置为输出具有通过校准码控制的阻抗值的数据信号;加重控制电路,其被配置为利用数据信号生成加重数据信号,并且根据操作频率改变校准码,以生成加重码;和第二驱动器电路,其被配置为以通过加重码控制的阻抗值输出加重数据信号。

    存储设备以及用于校准该设备和制造该设备的方法

    公开(公告)号:CN116092540A

    公开(公告)日:2023-05-09

    申请号:CN202211128836.0

    申请日:2022-09-16

    Abstract: 一种方法包括:使用初始上拉代码和初始下拉代码测量第一上拉电路、第二上拉电路、第三上拉电路、第一下拉电路、第二下拉电路和第三下拉电路的线性度,第一上拉电路、第二上拉电路和第三上拉电路中的每一个上拉电路具有基于相应的上拉代码而确定的相应的电阻值,并且第一下拉电路、第二下拉电路和第三下拉电路中的每一个下拉电路具有基于相应的下拉代码而确定的相应的电阻值,以及基于测量结果确定校准设置指示器,该校准设置指示器指示包括第一上拉电路、第二上拉电路、第三上拉电路、第一下拉电路、第二下拉电路和第三下拉电路在内的发送驱动器的校准方法。

    半导体器件以及包含该半导体器件的存储器件

    公开(公告)号:CN115938410A

    公开(公告)日:2023-04-07

    申请号:CN202210995669.3

    申请日:2022-08-18

    Abstract: 一种半导体器件包括:误差放大器,被配置为接收输出节点的电压和参考电压;翻转电压跟随器(FVF)电路,被配置为接收误差放大器的输出并将输出节点的电压保持在参考电压;以及偏置电流控制电路,被配置为接收第一模式信号至第三模式信号、基于第一模式信号至第三模式信号控制流过FVF电路的偏置电流的幅度、基于第一模式信号控制第一幅度的偏置电流、基于第二模式信号控制小于第一幅度的第二幅度的偏置电流、以及基于第三模式信号控制小于第二幅度的第三幅度的偏置电流。

Patent Agency Ranking