-
公开(公告)号:CN101149709B
公开(公告)日:2011-07-06
申请号:CN200710167670.2
申请日:2007-09-11
Applicant: 三星电子株式会社
CPC classification number: H04L9/0625 , H04L9/0877 , H04L2209/34
Abstract: 用于在存储卡的存储芯片中存储已加密数据的加密处理器包括:用于响应于第一信号连续输出预定的数据的FIFO存储器,以及用于响应于第二信号生成预先确定的已加密密钥并且响应于第三信号连续输出密钥的加密密钥生成器。为了连续加密预定的数据,在数据写入操作期间,逻辑运算器利用从所述加密密钥生成器输出的所述密钥对从所述FIFO存储器输出的所述预定的数据执行逻辑运算。为了连续解码所述预定的已加密数据,在数据读取操作期间,所述逻辑运算器利用从所述加密密钥生成器输出的所述密钥对从存储接口接收的已加密数据执行逻辑运算。所述第二信号与所述写入命令或读取命令中的一个同时生成。
-
公开(公告)号:CN101149709A
公开(公告)日:2008-03-26
申请号:CN200710167670.2
申请日:2007-09-11
Applicant: 三星电子株式会社
CPC classification number: H04L9/0625 , H04L9/0877 , H04L2209/34
Abstract: 用于在存储卡的存储芯片中存储已加密数据的加密处理器包括:用于响应于第一信号连续输出预定的数据的FIFO存储器,以及用于响应于第二信号生成预先确定的已加密密钥并且响应于第三信号连续输出密钥的加密密钥生成器。为了连续加密预定的数据,在数据写入操作期间,逻辑运算器利用从所述加密密钥生成器输出的所述密钥对从所述FIFO存储器输出的所述预定的数据执行逻辑运算。为了连续解码所述预定的已加密数据,在数据读取操作期间,所述逻辑运算器利用从所述加密密钥生成器输出的所述密钥对从存储接口接收的已加密数据执行逻辑运算。所述第二信号与所述写入命令或读取命令中的一个同时生成。
-
公开(公告)号:CN101373629B
公开(公告)日:2014-04-09
申请号:CN200810168671.3
申请日:2008-08-14
Applicant: 三星电子株式会社
Abstract: 一种时钟信号发生器,可包括时钟信号发生单元,其被配置为生成时钟信号;时钟信号控制单元,配置为在参考时间内计数所述时钟信号的脉冲数,并将所述脉冲数与参考值进行比较以提供比较结果,而且根据所述比较结果生成控制信号;其中所述时钟信号发生单元根据所述控制信号增加或减少所述时钟信号的所述脉冲数。
-
公开(公告)号:CN101373629A
公开(公告)日:2009-02-25
申请号:CN200810168671.3
申请日:2008-08-14
Applicant: 三星电子株式会社
Abstract: 本发明涉及一种时钟信号发生器、包含其的半导体存储装置及其操作方法。一种时钟信号发生器,可包括时斜信号发生单元,其被配置为生成时钟信号;时钟信号控制单元,配置为在参考时间内计数所述时钟信号的脉冲数,并将所述脉冲数与参考值进行比较以提供比较结果,而且根据所述比较结果生成控制信号;其中所述时钟信号发生单元根据所述控制信号增加或减少所述时钟信号的所述脉冲数。
-
公开(公告)号:CN118248650A
公开(公告)日:2024-06-25
申请号:CN202310952826.7
申请日:2023-07-31
Applicant: 三星电子株式会社
IPC: H01L23/48 , H01L23/528 , H01L27/092
Abstract: 提供了一种半导体装置。根据公开的半导体装置包括:基底,包括彼此相对且其间具有一定厚度的第一侧和第二侧;第一布线,设置在基底的第一侧上;第一虚设布线,设置在基底的第一侧上并与第一布线间隔开;第二布线,设置在基底的第二侧上;第二虚设布线,设置在基底的第二侧上并与第二布线间隔开;贯穿过孔,穿过基底并连接第一布线和第二布线;以及多个虚设贯穿过孔,穿过基底,其中,多个虚设贯穿过孔从第一布线和第二布线横向偏移并与第一布线和第二布线物理地分离,其中,多个虚设贯穿过孔中的至少一个虚设贯穿过孔的中心从第一虚设布线和第二虚设布线中的至少一条虚设布线的边缘横向偏移。
-
-
-
-