集成电路器件
    2.
    发明授权

    公开(公告)号:CN105870167B

    公开(公告)日:2021-06-29

    申请号:CN201610083064.1

    申请日:2016-02-06

    Abstract: 本公开提供集成电路器件。一种集成电路器件包括:源极/漏极区域,其具有在其顶部中的凹陷;接触插塞,其在源极/漏极区域上从凹陷内部延伸;以及金属硅化物层,其用作凹陷的衬里,并具有覆盖接触插塞的底面的第一部分和与第一部分成一体并覆盖接触插塞的侧面的下部的第二部分。硅化物层的第二部分可以具有与硅化物层的第一部分的厚度不同的厚度。硅化物层在相对低的温度形成,以在源极/漏极区域与接触插塞之间提供改善的电阻特性。

    具有接触插塞的半导体器件

    公开(公告)号:CN105448911B

    公开(公告)日:2021-03-02

    申请号:CN201510603877.4

    申请日:2015-09-21

    Abstract: 本发明提供了一种半导体器件,该半导体器件包括:衬底上的N型鳍和P型鳍;第一栅电极,其被构造为与N型鳍交叉,并覆盖N型鳍的侧表面;第二栅电极,其被构造为与P型鳍交叉,并覆盖P型鳍的侧表面;第一源极/漏极,其位于N型鳍上,邻近于第一栅电极;第二源极/漏极,其位于P型鳍上,邻近于第二栅电极;缓冲层,其位于第二源极/漏极的表面上,并包括不同于第二源极/漏极的材料;层间绝缘层,其位于缓冲层和第一源极/漏极上;第一插塞,其连接至第一源极/漏极,并且穿过层间绝缘层;以及第二插塞,其连接至第二源极/漏极,并且穿过层间绝缘层和缓冲层。

    具有接触插塞的半导体器件

    公开(公告)号:CN105448911A

    公开(公告)日:2016-03-30

    申请号:CN201510603877.4

    申请日:2015-09-21

    Abstract: 本发明提供了一种半导体器件,该半导体器件包括:衬底上的N型鳍和P型鳍;第一栅电极,其被构造为与N型鳍交叉,并覆盖N型鳍的侧表面;第二栅电极,其被构造为与P型鳍交叉,并覆盖P型鳍的侧表面;第一源极/漏极,其位于N型鳍上,邻近于第一栅电极;第二源极/漏极,其位于P型鳍上,邻近于第二栅电极;缓冲层,其位于第二源极/漏极的表面上,并包括不同于第二源极/漏极的材料;层间绝缘层,其位于缓冲层和第一源极/漏极上;第一插塞,其连接至第一源极/漏极,并且穿过层间绝缘层;以及第二插塞,其连接至第二源极/漏极,并且穿过层间绝缘层和缓冲层。

    半导体器件
    6.
    发明授权

    公开(公告)号:CN107452719B

    公开(公告)日:2023-04-18

    申请号:CN201710400074.8

    申请日:2017-05-31

    Abstract: 本公开涉及半导体器件。一种半导体器件包括:绝缘层;绝缘层上的金属电阻图案;金属电阻图案的侧壁上的间隔物;以及与间隔物间隔开的栅接触,栅接触延伸到绝缘层中,其中绝缘层包括从其凸出的凸起,该凸起接触栅接触。

Patent Agency Ranking