-
公开(公告)号:CN104321876A
公开(公告)日:2015-01-28
申请号:CN201380026644.1
申请日:2013-04-19
Applicant: 住友电气工业株式会社
IPC: H01L29/78 , H01L21/302 , H01L21/336 , H01L29/12
CPC classification number: H01L29/1608 , H01L21/0445 , H01L21/046 , H01L21/3065 , H01L29/045 , H01L29/34 , H01L29/4236 , H01L29/66068 , H01L29/7813
Abstract: 形成由碳化硅制成的、具有第一导电类型的第一层(121)。形成设置在所述第一层(121)上的、具有不同于第一导电类型的第二导电类型的第二层(122)和设置在第二层(122)上的、具有第一导电类型的第三层(123)。形成第二和第三层(122,123)的步骤包括执行杂质离子注入的步骤和执行用于活化通过杂质离子注入而注入的杂质的热处理的步骤。在执行热处理的步骤之后,形成具有穿透第三层(123)和第二层(122)的侧壁并且具有达到第一层(121)的底部的沟槽(TR)。形成栅极绝缘膜(201)以覆盖沟槽(TR)的侧壁。结果,提供具有低导通电阻的碳化硅半导体器件(500)。
-
公开(公告)号:CN104185902A
公开(公告)日:2014-12-03
申请号:CN201380014995.0
申请日:2013-04-05
Applicant: 住友电气工业株式会社
IPC: H01L29/78 , H01L21/336 , H01L29/12
CPC classification number: H01L29/7827 , H01L29/045 , H01L29/0696 , H01L29/1608 , H01L29/41766 , H01L29/4236 , H01L29/4238 , H01L29/7813
Abstract: 半导体器件(1)包括衬底(10)、栅极绝缘膜(20)、以及栅电极(30)。衬底(10)包括化合物半导体,并且具有凹部(17),当在厚度方向中的横截面看时,该凹部(17)在一个主表面(10A)处开口并且具有侧壁表面(17A)。栅极绝缘膜被设置为以便接触侧壁表面(17A)的顶部。栅电极(30)被设置为以便接触栅极绝缘膜(20)的顶部。衬底(10)包括:第一导电类型的源极区(15),其被设置为在侧壁表面(17A)处被暴露;和第二导电类型的体区(14),其被设置为当在源极区(15)看时与一个主表面相反,与源极区(15)接触,并且被暴露在侧壁表面(17A)上。当在平面图中看时,凹部(17A)具有封闭的形状,并且当在凹部(17)中的任意方向中看时,侧壁表面(17A)在各个方向提供向外突出的形状。结果,能够提供允许提高耐压的半导体器件(1)。
-
公开(公告)号:CN104126229A
公开(公告)日:2014-10-29
申请号:CN201380010427.3
申请日:2013-02-28
Applicant: 住友电气工业株式会社
IPC: H01L29/78 , H01L21/336 , H01L29/12
CPC classification number: H01L29/045 , H01L29/0623 , H01L29/0696 , H01L29/1095 , H01L29/1608 , H01L29/41766 , H01L29/4236 , H01L29/66068 , H01L29/7802 , H01L29/7813
Abstract: 一种碳化硅半导体器件(51H),其具有由周期性地布置的单位单元(UC)构造的平面布局。单位单元(UC)包括有效单元(AC)和无效单元(PC)。有效单元(AC)中的每一个都具有能够开关的沟道表面。无效单元(PC)用以缓和有效单元(AC)中的电场。有效单元(AC)中的至少一个设置在无效单元(PC)当中的彼此相邻的无效单元(PC)之间。
-
公开(公告)号:CN102224594B
公开(公告)日:2014-09-24
申请号:CN200980146557.3
申请日:2009-02-03
Applicant: 住友电气工业株式会社
IPC: H01L29/78 , H01L21/316 , H01L21/336 , H01L29/12
CPC classification number: H01L29/1608 , H01L21/02378 , H01L21/02433 , H01L21/02447 , H01L21/02529 , H01L21/3003 , H01L21/324 , H01L29/045 , H01L29/0878 , H01L29/36 , H01L29/6606 , H01L29/66068 , H01L29/7802 , H01L29/94
Abstract: 本发明提供了一种具有诸如沟道迁移率的优良电特性的碳化硅半导体器件及其制造方法。一种半导体器件(1)包括:衬底(2),衬底(2)由碳化硅制成并且其相对于{0001}的表面取向的偏离角大于或等50°且小于或等于65°;p型层(4),所述p型层(4)用作半导体层;和氧化物膜(8),所述氧化物膜(8)用作绝缘膜。p型层(4)形成在衬底(2)上并且由碳化硅制成。氧化物膜(8)被形成为接触p型层(4)的表面。在所述半导体层和所述绝缘膜之间的界面(沟道区和氧化物膜(8)之间的界面)的10nm内的区域中的氮原子浓度的最大值大于或等于1×1021cm-3。
-
公开(公告)号:CN104025300A
公开(公告)日:2014-09-03
申请号:CN201280065718.8
申请日:2012-12-14
Applicant: 住友电气工业株式会社
IPC: H01L29/78 , H01L21/336 , H01L29/12
CPC classification number: H01L29/1608 , H01L21/0475 , H01L21/049 , H01L21/3065 , H01L29/045 , H01L29/0696 , H01L29/4236 , H01L29/518 , H01L29/66068 , H01L29/78 , H01L29/7802 , H01L29/7813
Abstract: 一种碳化硅半导体器件(100),其包括:绝缘膜(126);碳化硅层(109),该碳化硅层进一步包括被绝缘膜(126)覆盖的表面。该表面包括第一区域(R1)。第一区域(R1)至少部分地具有第一面取向。该第一面取向是(0-33-8)面、(30-3-8)面、(-330-8)面、(03-3-8)面、(-303-8)面和(3-30-8)面中的任何一个。
-
公开(公告)号:CN103959476A
公开(公告)日:2014-07-30
申请号:CN201280058421.9
申请日:2012-11-29
Applicant: 住友电气工业株式会社
IPC: H01L29/78 , H01L21/336 , H01L29/12
CPC classification number: H01L29/7827 , H01L21/0485 , H01L21/3065 , H01L29/045 , H01L29/1095 , H01L29/1608 , H01L29/41766 , H01L29/4236 , H01L29/45 , H01L29/6606 , H01L29/66068 , H01L29/7813 , H01L21/0475
Abstract: MOSFET(1)设置有:衬底(10),其由碳化硅制成并且在其上形成第一沟槽(17),该第一沟槽(17)朝向衬底(10)的主表面(10A)开口;栅极绝缘膜(20);以及栅电极(30)。衬底(10)包括:n型源极区(15),其进一步包括衬底(10)的主表面(10A)和第一沟槽(17)的壁表面(17A);p型体区(14),其与源极区(15)接触并且进一步包括第一沟槽(17)的壁表面(17A);n型漂移区(13),其与体区(14)接触并且进一步包括第一沟槽(17)的壁表面(17A);以及p型深区域(16),其与体区(14)接触并且延伸到比第一沟槽(17)深的区域。第一沟槽(17)被形成为使得在壁表面(17A)和深区域(16)之间的距离随着离衬底(10)的主表面(10A)的距离增加而增加。
-
公开(公告)号:CN103890951A
公开(公告)日:2014-06-25
申请号:CN201280049775.7
申请日:2012-09-26
Applicant: 住友电气工业株式会社
IPC: H01L29/12 , H01L21/336 , H01L29/78
CPC classification number: H01L29/1608 , H01L21/02107 , H01L21/02233 , H01L21/02332 , H01L21/049 , H01L21/3065 , H01L29/045 , H01L29/4236 , H01L29/518 , H01L29/66068 , H01L29/7397 , H01L29/7813
Abstract: 用于制造半导体器件的方法包括:制备由碳化硅制成的衬底(30)的步骤;在该衬底(30)中,形成在衬底(30)的一个主表面(30A)侧上开口的沟槽(15)的步骤;以及在包括沟槽(15)的表面的区域中形成氧化物膜(40)的步骤。在形成氧化物膜(40)的步骤中,在包含氧的气氛中,在1250℃或更高的温度下加热衬底(30)。
-
公开(公告)号:CN103782389A
公开(公告)日:2014-05-07
申请号:CN201280042349.0
申请日:2012-08-15
Applicant: 住友电气工业株式会社
IPC: H01L29/12 , H01L21/336 , H01L29/739 , H01L29/78
CPC classification number: H01L29/66068 , H01L29/1608 , H01L29/7395
Abstract: 在n型碳化硅衬底(90)上形成p型集电极层(101e)。在集电极层(101e)的顶表面侧上形成n型漂移层(102)。形成设置在漂移层(102)上的p型体区(103)以及设置在体区(103)上以通过体区(103)与漂移层(102)分离的n型发射极区(204)。通过移除碳化硅衬底(90)来暴露集电极层(101e)的底表面侧(101B)。
-
公开(公告)号:CN103168361A
公开(公告)日:2013-06-19
申请号:CN201180020478.5
申请日:2011-06-29
Applicant: 住友电气工业株式会社
CPC classification number: H01L29/7802 , H01L21/049 , H01L29/045 , H01L29/1095 , H01L29/1608 , H01L29/66068 , H01L29/7395
Abstract: 一种MOSFET(100),包括:碳化硅衬底(1),其包括具有相对于{0001}面不小于50°且不超过65°的偏离角的主表面(1A);缓冲层(2)和漂移层(3),其两者均形成在主表面(1A)上;栅极氧化物膜(91),其形成在漂移层(3)上并与漂移层(3)接触;以及p导电类型的p型体区(4),其形成在漂移层(3)中以包括与栅极氧化物膜(91)接触的区域。p型体区(4)的p型杂质密度不小于5×1016cm-3。
-
公开(公告)号:CN102971853A
公开(公告)日:2013-03-13
申请号:CN201180032956.4
申请日:2011-07-14
Applicant: 住友电气工业株式会社
Inventor: 增田健良
IPC: H01L29/12 , H01L21/336 , H01L29/78
CPC classification number: H01L29/1608 , H01L21/0445 , H01L21/3065 , H01L29/045 , H01L29/0623 , H01L29/4236 , H01L29/66068 , H01L29/7397 , H01L29/7813 , H01L29/8613 , Y10S438/931
Abstract: 本发明提供了具有稳定特性和高质量的半导体器件以及用于生产该半导体器件的工艺。该半导体器件包括具有主表面的衬底(1)和碳化硅层(2至5)。该碳化硅层形成在衬底(1)的主表面上。碳化硅层中的每一个具有作为相对于主表面倾斜的端表面的侧表面。在碳化硅层是六方晶型时,侧表面基本上包含{03-3-8}面和{01-1-4}面中的一种,并且在碳化硅层是立方晶型时,侧表面基本上包含{100}面。
-
-
-
-
-
-
-
-
-