显示基板和显示装置
    62.
    发明公开

    公开(公告)号:CN119968671A

    公开(公告)日:2025-05-09

    申请号:CN202380010542.4

    申请日:2023-09-07

    Abstract: 一种显示基板和显示装置,其中,显示基板具有显示区(100)和围设在显示区(100)至少一侧的非显示区(200),显示区(100)设置有阵列排布的像素驱动电路(PE),非显示区(200)设置有栅极驱动电路和选通信号线组(DL),选通信号线组(DL)包括:多条选通信号线,栅极驱动电路分别与像素驱动电路(PE)和选通信号线组(DL)电连接;选通信号线沿第一方向(D1)延伸,多条选通信号线沿第二方向(D2)排布,栅极驱动电路包括:多个移位寄存器,移位寄存器包括:选通子电路(10),选通子电路(10)与选通信号线组(DL)中的部分选通信号线电连接,选通子电路(10)包括:多个选通晶体管,对于任一移位寄存器,选通子电路(10)中的多个选通晶体管沿第一方向(D1)排布。

    显示面板及显示装置
    63.
    发明授权

    公开(公告)号:CN115398528B

    公开(公告)日:2025-03-25

    申请号:CN202180002594.8

    申请日:2021-09-17

    Abstract: 一种显示面板(100),包括衬底(1)、多个子像素(2)及栅极驱动电路(3)。子像素(2)包括像素驱动电路(21)。栅极驱动电路(3)包括多级级联的移位寄存器(31),一级移位寄存器(31)与一行子像素(2)中的多个像素驱动电路(21)电连接。栅极驱动电路(3)还包括:多条级联输入信号线(34)和多条级联显示复位信号线(35)。级联输入信号线(34)被配置为,连接一级移位寄存器(31)的移位信号端(CR )和另一级移位寄存器的输入信号端(Iput);级联显示复位信号线(35)被配置为,连接一级移位寄存器(31)的移位信号端(CR )和另一级移位寄存器(31)的显示复位信号端(STD)。显示面板(100)具有用于设置多个子像素(2)的多个子像素区域(S),以及位于相邻两列子像素区域(S)之间的第一间隙区域(D);级联显示复位信号线(35)和级联输入信号线(34)均设置于第一间隙区域(D)内,且二者设置于不同的第一间隙区域(D)内。

    电路结构和显示基板
    65.
    发明公开

    公开(公告)号:CN119054431A

    公开(公告)日:2024-11-29

    申请号:CN202380008491.1

    申请日:2023-03-29

    Abstract: 本公开提供一种电路结构和显示基板。所述电路结构包括:衬底基板,以及设置于衬底基板上的功能晶体管和信号传输线;功能晶体管包括第一导电连接部,第一电极,第二电极,至少两个栅极图形和至少一个有源图形;第一电极在衬底基板上的正投影与有源图形在衬底基板上的正投影至少部分交叠,第二电极在衬底基板上的正投影与有源图形在衬底基板上的正投影至少部分交叠;至少两个栅极图形在衬底基板上的正投影,分别与有源图形在衬底基板上的正投影至少部分交叠,至少两个栅极图形的第一端相耦接;第一导电连接部与栅极图形异层设置,第一导电连接部与至少两个栅极图形的第二端耦接;信号传输线与第一导电连接部耦接。

    显示基板及显示装置
    66.
    发明公开

    公开(公告)号:CN118737054A

    公开(公告)日:2024-10-01

    申请号:CN202411111969.6

    申请日:2021-06-08

    Abstract: 一种显示基板(000)及显示装置,属于显示技术领域。由于显示基板(000)中,位于衬底基板(01)上的至少两个像素(02)可以复用同一个连接发光控制线(EM1,…,EM(n+1))的发光控制电路(021),因此可以减少显示基板(000)中所需设置的发光控制电路(021)的数量,或是再减少显示基板(000)上所需设置的发光控制线(EM1,…,EM(n+1))的数量,最终使得每个像素(02)所需占用衬底基板(01)的面积较小。进而,可以使得为像素(02)所连接的信号线提供信号的栅极驱动电路(03),以及栅极驱动电路(03)所连接的驱动信号线(L1,…,Li)均能够设置于衬底基板(01)上。显示基板(000)的分辨率较高。

    驱动电路、驱动模组、驱动方法、显示基板和显示装置

    公开(公告)号:CN118648050A

    公开(公告)日:2024-09-13

    申请号:CN202380008167.X

    申请日:2023-01-13

    Abstract: 一种驱动电路、驱动模组、驱动方法、显示基板和显示装置。驱动电路包括第一防漏电电路(13)、输出电路(12)和第一控制节点控制电路(11);第一防漏电电路(13)在第一电压信号的控制下,根据第一中间节点(N1)的电位,控制第一控制节点(PQ)、第一节点(Q)和第一中间节点(N1)之间连通或断开,在第一节点(Q)的电位的控制下,控制第一中间节点(N1)与第二电压线(V2)之间连通或断开,在第一中间节点(N1)与第二电压线(V2)之间连通时,控制第一控制节点(PQ)与第一节点(Q)之间断开。当第一防漏电电路(13)在第一节点(Q)的电位的控制下,控制第一中间节点(N1)与第二电压线(V2)之间连通时,控制第一控制节点(PQ)与第一节点(Q)断开,防止电流从第一节点(Q)流向第一控制节点(PQ),造成驱动信号输出端(01)的噪声。

    显示基板和显示装置
    68.
    发明公开

    公开(公告)号:CN118542093A

    公开(公告)日:2024-08-23

    申请号:CN202280005228.2

    申请日:2022-12-23

    Abstract: 一种显示基板和显示装置。该显示基板包括衬底基板和位于衬底基板上的多个子像素,其中,子像素包括像素电路和发光元件,发光元件与像素电路电连接,像素电路被配置为驱动发光元件,发光元件包括第一电极、第二电极、以及位于第一电极和第二电极之间的发光功能层,像素电路包括驱动晶体管,发光元件的第一电极与驱动晶体管的第一极电连接,多个子像素包括第一子像素和第二子像素,第一子像素和第二子像素相邻,第一子像素的发光元件的第一电极在衬底基板上的正投影和第二子像素的像素电路在衬底基板上的正投影不交叠。

    显示基板和显示装置
    69.
    发明公开

    公开(公告)号:CN118476325A

    公开(公告)日:2024-08-09

    申请号:CN202380009188.3

    申请日:2023-05-23

    Abstract: 一种显示基板(200)和显示装置,显示基板(200)包括:衬底基板(BS);多个子像素(PX),沿相互交叉的第一方向(X)和第二方向(Y)阵列设置在衬底基板(BS)上且包括多个像素电路(200a),其中,各个子像素(PX)包括多个显示单元(201),每个显示单元(201)被对应的像素电路(200a)单独驱动,其中,相邻显示单元(201)为一个像素单元组(202);多条信号线(271),信号线(271)的至少部分沿第二方向(Y)延伸,其中,至少一个像素单元组(202)内包含的显示单元(201)连接于同一条信号线(271),在第二方向(Y)上,信号线(271)包括第一连接部(2711)和第二连接部(2712),且在第一方向(X)上第一连接部(2711)的宽度小于第二连接部(2712)的宽度,显示基板(200)使得至少一个像素单元组(202)内包含的显示单元(201)连接于同一条信号线(271),且在第二方向(Y)上延伸的信号线(271)包括的第一连接部(2711)和第二连接部(2712)在第一方向(X)上的宽度大小不同,第一连接部(2711)的宽度小于第二连接部(2712)的宽度,可以增加同层结构之间的间距,减少工艺不良,且可以降低信号线(271)的负载。

    显示基板、显示面板和显示装置
    70.
    发明公开

    公开(公告)号:CN118435261A

    公开(公告)日:2024-08-02

    申请号:CN202380009183.0

    申请日:2023-05-23

    Abstract: 提供一种显示基板、显示面板和显示装置。显示基板包括:设置在衬底基板(100)上的像素电路单元(DP),像素电路单元(DP)包括多个像素电路组(DX),像素电路组(DX)包括像素电路(DE)和间隔区(W);设置在衬底基板(100)上的发光器件(L),像素电路(DE)与发光器件(L)电连接;设置在衬底基板(100)上的和恒定信号线(HL);其中,像素电路(DE)和间隔区(W)交替排列;间隔区(W)包括第一间隔区(W1)和第二间隔区(W2),第一间隔区(W1)和第二间隔区(W2)交替排列;数据线(DL)位于第一间隔区(W1)中,在第二方向(X)上相邻的两个像素电路(DE)共用同一条数据线(DL),恒定信号线(HL)位于第二间隔区(W2)中,不同的恒定信号线(HL)位于不同的第二间隔区(W2)中,像素电路单元(DP)中的像素电路(DE)共用恒定信号线(HL)。

Patent Agency Ranking