-
公开(公告)号:CN119446049A
公开(公告)日:2025-02-14
申请号:CN202411733722.8
申请日:2024-11-28
Applicant: 京东方科技集团股份有限公司 , 成都京东方光电科技有限公司 , 北京京东方技术开发有限公司
IPC: G09G3/32 , G09G3/3208 , G09G3/3258 , G11C19/28
Abstract: 本实施例提供一种显示基板及显示装置,有利于实现窄边框设计。显示基板包括:基底和设置在基底上的栅极驱动电路。栅极驱动电路包括多个移位寄存电路。移位寄存电路包括:输入控制电路和输出电路。输入控制电路与第一节点、第二节点、输入端和时钟端连接,配置为在时钟端和输入端的控制下,控制第一节点和第二节点的电位。输出电路与第一节点、第二节点、输出端、第一电压端和第三电压端连接,配置为在第一节点和第二节点的控制下,将第一电压端或第三电压端提供的信号传输至输出端。输入控制电路沿第一方向位于输出电路的一侧。输入控制电路在基底的正投影沿第一方向的最大长度小于输出电路在基底的正投影沿第一方向的最大长度。
-
公开(公告)号:CN119339656A
公开(公告)日:2025-01-21
申请号:CN202410205269.7
申请日:2023-09-19
Applicant: 京东方科技集团股份有限公司 , 成都京东方光电科技有限公司
IPC: G09G3/32 , G09G3/3208 , G09G3/3225
Abstract: 一种显示基板,包括基底(10)以及设置在基底(10)上的栅极驱动电路,栅极驱动电路包括:级联的多个移位寄存器电路(GOA),移位寄存器电路(GOA)包括:多个非门电路,非门电路包括:第一控制晶体管和第二控制晶体管,第一控制晶体管和第二控制晶体管的晶体管类型不同。移位寄存器电路(GOA)的多个非门电路中的至少两个非门电路的晶体管排布方式不同。
-
公开(公告)号:CN119229757A
公开(公告)日:2024-12-31
申请号:CN202310812949.0
申请日:2023-06-30
Applicant: 合肥京东方卓印科技有限公司 , 京东方科技集团股份有限公司
Abstract: 本申请公开了一种显示装置、显示装置的控制方法以及计算机存储介质,属于显示技术领域。该显示装置中设置有测试线路,且该测试线路包括沿第一方向延伸的两条第一测试线,第一测试线的两端分别位于连接电路板上靠近第一控制组件一端以及靠近第二控制组件的一端,且两条第一测试线的分别与第二控制组件电连接,如此便可以通过第二控制组件向测试线发送测试信号,并在接收到测试信号后,基于测试信号的发送时刻以及接收时刻确定连接电路板的长度,并进一步基于连接电路板的长度确定采样时钟的相位,使得该显示装置可以适用于各种长度的连接电路板,解决了相关技术中显示装置的适用性较差的问题,实现了提升显示装置的适用性的效果。
-
公开(公告)号:CN118918852A
公开(公告)日:2024-11-08
申请号:CN202411237417.X
申请日:2024-09-04
Applicant: 京东方科技集团股份有限公司 , 成都京东方光电科技有限公司 , 北京京东方技术开发有限公司
IPC: G09G3/3266 , G09G3/3225
Abstract: 本公开提供了一种显示装置和显示方法,涉及显示技术领域。显示装置包括显示面板,包括多个像素电路;驱动电路,与显示面板、m个第一时钟端电连接,驱动电路被配置为向显示面板输出第一扫描信号,以及基于m个第一时钟端的m个第一时钟端向显示面板输出复位信号,复位信号用于控制初始化信号对驱动晶体管初始化,第一扫描信号用于控制数据信号写入多个像素电路中的驱动晶体管;其中,第一扫描信号的有效电平的持续时长大于或等于预设值,预设值是基于复位信号的有效电平的持续时长确定的,复位信号的有效电平的持续时长为(1+m)K*H,K为复位信号驱动的像素电路行的数量,H为显示帧率与显示面板的像素电路总行数的比值。
-
公开(公告)号:CN118613861A
公开(公告)日:2024-09-06
申请号:CN202380000016.X
申请日:2023-01-05
Applicant: 京东方科技集团股份有限公司 , 合肥京东方卓印科技有限公司
IPC: G09G3/3208
Abstract: 本公开提供了一种显示面板的补偿方法、装置、设备和存储介质,属于显示技术领域。该方法包括:获取第一侦测数据集合,所述第一侦测数据集合包括所述多个子像素单元的第一侦测数据;获取预先存储的位置信息,所述位置信息用于指示显示异常的子像素单元所在的位置;基于目标子像素单元的第一侦测数据,对第一侦测数据集合中第一异常子像素单元的第一侦测数据进行替换,得到第二侦测数据集合,目标子像素单元为所述多个子像素单元中与第一异常子像素单元相邻的至少一个非异常子像素单元,所述第一异常子像素单元为位置信息所指示的子像素单元中的任一个;根据第二侦测数据集合,对多个子像素单元进行补偿。该方法能够提高显示面板的显示均一性。
-
公开(公告)号:CN118076989A
公开(公告)日:2024-05-24
申请号:CN202280002413.6
申请日:2022-07-28
Applicant: 京东方科技集团股份有限公司 , 合肥京东方卓印科技有限公司
IPC: G09G3/00
Abstract: 一种显示装置的补偿方法、装置和存储介质。补偿方法包括:在第一关机补偿过程中,获取多个子像素的第一侦测电压(301);根据多个子像素的第一侦测电压,获取第一位置指示信息(302),第一位置指示信息用于指示多个子像素中多个第一子像素所属像素的列位置,多个第一子像素与同一侦测线连接;根据第一位置指示信息,确定第一补偿数据(303),第一补偿数据包括多个子像素的第一阈值补偿电压。
-
公开(公告)号:CN117897762A
公开(公告)日:2024-04-16
申请号:CN202280002059.7
申请日:2022-06-29
Applicant: 京东方科技集团股份有限公司 , 合肥京东方卓印科技有限公司
IPC: G09G3/3208 , G09G3/36
Abstract: 一种显示面板及其显示方法、显示装置,显示面板包括多个像素单元(P),像素单元(P)包括多个子像素(P1,P2,P3,P4),子像素(P1,P2,P3,P4)包括像素驱动电路、侦测补偿电路和待驱动元件,显示面板还包括:检测单元和补偿器;像素驱动电路被配置为在有效显示时间驱动待驱动元件;侦测补偿电路被配置为在空白时间对待驱动元件的电特性进行侦测;检测单元被配置为检测当前显示的画面是否为静态画面,当为静态画面时,发送第一通知至补偿器;当为非静态画面时,发送第二通知至补偿器;补偿器被配置为接收到第一通知,根据侦测补偿电路在当前显示画面的空白时间的侦测结果对当前显示的画面进行补偿;接收到第二通知,不根据侦测补偿电路在空白时间的侦测结果对当前显示的画面进行补偿。
-
公开(公告)号:CN117678003A
公开(公告)日:2024-03-08
申请号:CN202280001986.7
申请日:2022-06-29
Applicant: 京东方科技集团股份有限公司 , 合肥京东方卓印科技有限公司
Abstract: 一种显示装置,包括:显示屏、驱动电路、第一控制器和第二控制器。显示屏包括第一显示区域和第二显示区域。驱动电路,被配置为向第一控制器和/或第二控制器发送控制信号。第一控制器,被配置为:响应于控制信号,对第一显示区域进行显示控制。第二控制器,被配置为:响应于控制信号,对第二显示区域进行显示控制。其中,第一显示区域和第二显示区域的显示时间差小于阈值时间。
-
公开(公告)号:CN117642806A
公开(公告)日:2024-03-01
申请号:CN202280001879.4
申请日:2022-06-24
Applicant: 京东方科技集团股份有限公司 , 合肥京东方卓印科技有限公司
Abstract: 一种显示模组。所述显示模组包括显示面板、邦定电路板、覆晶薄膜和缓冲器件。邦定电路板包括第一差分线,所述第一差分线包括P极差分线和N极差分线。覆晶薄膜一端与所述第一差分线相连,另一端与所述显示面板相连。缓冲器件设置于所述邦定电路板上,与所述P极差分线和所述N极差分线靠近所述覆晶薄膜的一端相连;所述缓冲器件被配置为降低所述P极差分线和所述N极差分线与所述覆晶薄膜之间的信号反射。
-
公开(公告)号:CN117136408A
公开(公告)日:2023-11-28
申请号:CN202180003634.0
申请日:2021-11-26
Applicant: 京东方科技集团股份有限公司 , 成都京东方光电科技有限公司
IPC: G11C19/28
Abstract: 一种显示基板和显示装置,其中,显示基板包括:衬底基板,衬底基板包括显示区域(A)和围绕显示区域(A)的周边区域(B),显示区域(A)内设置有呈阵列排布的多个像素单元(PIX),周边区域(B)内设置有驱动模块(DB),驱动模块(DB)用于向像素单元(PIX)提供电信号以控制像素单元(PIX)进行工作;驱动模块(DB)包括多个驱动电路(DC,DC’),在周边区域(B)内每个驱动电路(DC,DC’)配置有对应的工作信号线组,工作信号线组包括至少两条工作信号线,工作信号线与对应的驱动电路(DC,DC’)连接以向对应的驱动电路(DC,DC’)提供电信号;至少两条工作信号线包括第一时钟信号线(CK1)和第二时钟信号线(CK2);至少两个驱动电路(DC,DC’)所配置的第一时钟信号线(CK1)为同一条第一时钟信号线(CK1);和/或,至少两个驱动电路(DC,DC’)所配置的第二时钟信号线(CK2)为同一条第二时钟信号线(CK2)。
-
-
-
-
-
-
-
-
-