一种高频率选择性的射频前端集成电路结构

    公开(公告)号:CN102571134B

    公开(公告)日:2014-05-28

    申请号:CN201210007837.X

    申请日:2012-01-11

    Applicant: 北京大学

    Abstract: 本发明涉及一种具备高三阶谐波抑制能力和高频率选择性射频的前端集成电路结构,包括低噪声放大器和下变频混频器,所述低噪声放大器输入端连接天线和匹配网络,输出端连接负载网络和下变频混频器,所述匹配网络和负载网络电路均为高Q值带通电路。由于匹配网络和负载网络的高Q带通特性,使得整个射频前端具备良好的频率选择性和干扰抑制能力。对于调整前端的增益或带宽,仅需改变匹配网络或负载网络的基带阻抗的实部或虚部,亦即电阻或电容的值即可,性能指标配置灵活。整个前端频率选择性高,对于增益和带宽可随实际需求而灵活配置,大幅度节约芯片以及相应片外配套元件的成本。

    基于周期比较的开关式鉴频鉴相器及数字锁相环

    公开(公告)号:CN103236841A

    公开(公告)日:2013-08-07

    申请号:CN201310129671.3

    申请日:2013-04-15

    Applicant: 北京大学

    Abstract: 本发明涉及一种基于周期比较的开关式鉴频鉴相器以及采用该鉴频鉴相器的数字锁相环。该鉴频鉴相器包括:分频模块,用于对反馈信号进行二分频,产生二分频信号(divby2信号);鉴频鉴相模块,用于在参考信号的上升沿和下降沿分别对所述二分频信号进行采样,并对由下降沿采样的数据进行频率比较和对由上升沿采样的数据进行相位比较,得到相位差和频率差。该数字锁相环包括上述鉴频鉴相器以及数字滤波器、数控振荡器和分频器。本发明的鉴频鉴相器不需要辅助电路就可以辨别相位和频率的差别,降低了环路的复杂度和功耗,加快了环路的锁定时间;整个电路采用数字实现,具有很好的可移植性,并使环路具有更好的噪声表现。

    一种超低功耗压控振荡器电路及其信号处理方法

    公开(公告)号:CN102201785B

    公开(公告)日:2013-06-26

    申请号:CN201010131878.0

    申请日:2010-03-23

    Applicant: 北京大学

    Abstract: 本发明公开了一种超低功耗压控振荡器电路及其信号处理方法,属于射频集成电路领域。本发明方法为:1)利用交叉耦合有源模块产生一负阻,补偿LC-tank电路中的电阻;其中LC-tank电路中的电感为一片外电感;2)将LC-tank电路的差分振荡信号经一RC正交信号产生模块中的RC网络输出四路正交信号。本发明电路为:交叉耦合有源模块的两差分输出端分别与所述RC正交信号产生电路的两输入端和LC-tank电路的两差分输出端连接;所述LC-tank电路中的电感为一片外电感,所述片外电感的两端分别与所述LC-tank电路的两差分输出端连接。本发明可降低芯片功耗、减小芯片面积,同时提高频率范围,且电路结构简单。

    一种高速接口电路自适应均衡方法及电路

    公开(公告)号:CN102065039B

    公开(公告)日:2013-05-29

    申请号:CN201010530676.3

    申请日:2010-10-29

    Applicant: 北京大学

    Abstract: 本发明公开了一种高速接口电路自适应均衡方法及电路,属于射频集成电路领域。本发明的方法为:首先对输入信号进行放大、整形,之后将数据分成两路,将一路信号依次进行低通滤波、整形后输入误差放大器的一输入端,将另一路信号进行1/2频率下变频为直流信号后依次进行低通滤波、整形后输入误差放大器的另一输入端;误差放大器对两路输入信号进行比较后输出一电压,来反馈控制所述峰值放大器的零点。本发明电路包括1/2频率混频器、两低通滤波器、两整流器、峰值放大器、误差放大器,采用了单环路控制,锁定时间和稳定性都比传统双环路方案有了显著改进,具有低功耗、可拓展性强、自适应均衡、可移植性强的特点。

    一种双环路频率综合器粗调环路的调谐方法

    公开(公告)号:CN101257304B

    公开(公告)日:2011-11-09

    申请号:CN200810103338.4

    申请日:2008-04-03

    Applicant: 北京大学

    Abstract: 本发明公开了一种双环路频率综合器及其粗调环路的调谐方法,属于无线收发机中的频率综合器技术领域。该频率综合器由粗调环路和细调环路组成,其中,粗调环路由分频频率计数器、参考频率计数器、移位器、比较器和有限状态机组成,分频频率计数器的输入端和细调环路的压控振荡器的分频信号Fdiv相连,所述移位器与分频频率计数器或参考频率计数器连接,用于将分频频率计数器或参考频率计数器的计数值左移n位,分频频率计数器和参考频率计数器的计数值分别输出给比较器,比较器的比较结果作为有限状态机的输入。本发明与传统结构相比,既缩小了粗调谐所需时间,又可以根据需要获得较高的调谐精度。

    一种超低功耗低噪声放大器结构及其制备方法

    公开(公告)号:CN101820251A

    公开(公告)日:2010-09-01

    申请号:CN201010173289.9

    申请日:2010-05-17

    Applicant: 北京大学

    Abstract: 本发明提供了一种超低功耗低噪声放大器的电路设计,属于射频集成电路领域。本发明采用电流复用的方法,使用上下级联的两层共源放大结构,在两层共源放大结构的连接点使用大电容,输入端使用高Q值的片外电感,在一级单元电路中使用PMOS负载取代传统的放大器负载电感。使用本发明的放大器电路结构比传统结构的低噪声放大器功耗更低,在性能方面更为优越,其噪声约为2dB,增益在30dB左右。

    一种适用于SAR ADC电容失配校正的复用型比较器

    公开(公告)号:CN118017984A

    公开(公告)日:2024-05-10

    申请号:CN202410194169.9

    申请日:2024-02-21

    Applicant: 北京大学

    Abstract: 本发明公开一种适用于SAR ADC电容失配校正的复用型比较器,属于集成电路技术领域。该复用型比较器的输入端与SAR ADC电容阵列相连,复用型比较器的输出端和亚稳态检测电路输入端相连,所述复用型比较器包括前级放大器、可再生锁存比较器和四个开关S1、S2、S3、S4,分别实现粗比较器和细比较器的复用。与传统的利用亚稳态检测进行电容失配校正的方案相比,本发明复用型比较器不仅可以降低高位量化的功耗,也可以有效节省比较器占用的芯片面积。

    一种谐波生成倍频器的基波电流消除方法

    公开(公告)号:CN114421892A

    公开(公告)日:2022-04-29

    申请号:CN202210012346.8

    申请日:2022-01-06

    Applicant: 北京大学

    Abstract: 本发明公布了一种谐波生成倍频器的基波电流消除方法,属于集成电路技术领域。本发明采用谐波生成倍频器架构,差分信号输入驱动器件,工作在不同导通角偏置下,谐波生成倍频器的晶体管在差分信号的驱动下,产生的基波电流反相,调整晶体管的尺寸比例,使其输出的基波分量幅值相等,当工作在不同偏置下的晶体管的输出端相连时,基波电流抵消,实现谐波生成倍频器的基波电流消除。本发明避免了限制倍频器工作带宽的高Q值滤波器,因而具有优异的宽带性能。

    一种超低功耗伪背散射调制器

    公开(公告)号:CN109525527A

    公开(公告)日:2019-03-26

    申请号:CN201811061205.5

    申请日:2018-09-12

    Applicant: 北京大学

    Abstract: 本发明提供一种超低功耗伪背散射调制器,包括在片集成的定向耦合器、相位调制模块、幅度调制模块和天线,定向耦合器接收端与相位调制模块的输入端相连,相位调制模块的输出端与幅度调制模块的输入端相连,幅度调制模块的输出端与定向耦合器的发射端相连,天线与定向耦合器的天线端相连。

    一种全数字小数分频锁相环结构

    公开(公告)号:CN106209093A

    公开(公告)日:2016-12-07

    申请号:CN201610482554.9

    申请日:2016-06-27

    Applicant: 北京大学

    CPC classification number: H03L7/1974 H03L2207/50

    Abstract: 本发明提供一种全数字小数分频锁相环结构,包括:时数转换器TDC、数字滤波器DLF、数控振荡器DCO、数控相位插值器DPI、∑Δ调制器SDM、整数分频器DIV和前馈校正模块。通过使用数控相位插值器DPI完成数字控制信号到相位信息的转换,并且采用前馈校正手段消除由DPI引入的非线性。这种结构不仅降低电路设计的复杂度,同时解决现有结构中功耗高,设计复杂,噪声差等问题。适用于高性能、低功耗无线通讯领域。

Patent Agency Ranking