-
-
公开(公告)号:CN106027037A
公开(公告)日:2016-10-12
申请号:CN201610345922.5
申请日:2016-05-23
Applicant: 北京大学
IPC: H03L7/06
CPC classification number: H03L7/06
Abstract: 本发明提供一种高线性度的数控相位插值器,包括:多个相互并联的相位插值单元,接收多相位时钟信号,每一相位插值单元包括三条电路支路;每一所述电路支路接收一时钟信号,或一时钟信号及其差分信号,三个所述时钟信号为一时钟信号和相位差为的两个时钟信号;以及接收同一相位插值电流,并按一定比例输出、合成为一路总电流;一电流偏置阵列,包括一译码器,接收数字控制码并转化为控制信号;该电流偏置阵列连接于所述多个相位插值单元的输入端,通过该控制信号控制产生与所述多个相位插值单元相对应的多个相位插值电流;一负载网络,连接于所述多个相位插值单元的输出端,将每一路总电流加和并转化为一电压信号。
-
公开(公告)号:CN106209093A
公开(公告)日:2016-12-07
申请号:CN201610482554.9
申请日:2016-06-27
Applicant: 北京大学
IPC: H03L7/197
CPC classification number: H03L7/1974 , H03L2207/50
Abstract: 本发明提供一种全数字小数分频锁相环结构,包括:时数转换器TDC、数字滤波器DLF、数控振荡器DCO、数控相位插值器DPI、∑Δ调制器SDM、整数分频器DIV和前馈校正模块。通过使用数控相位插值器DPI完成数字控制信号到相位信息的转换,并且采用前馈校正手段消除由DPI引入的非线性。这种结构不仅降低电路设计的复杂度,同时解决现有结构中功耗高,设计复杂,噪声差等问题。适用于高性能、低功耗无线通讯领域。
-
公开(公告)号:CN106209093B
公开(公告)日:2019-05-07
申请号:CN201610482554.9
申请日:2016-06-27
Applicant: 北京大学
IPC: H03L7/197
Abstract: 本发明提供一种全数字小数分频锁相环结构,包括:时数转换器TDC、数字滤波器DLF、数控振荡器DCO、数控相位插值器DPI、∑Δ调制器SDM、整数分频器DIV和前馈校正模块。通过使用数控相位插值器DPI完成数字控制信号到相位信息的转换,并且采用前馈校正手段消除由DPI引入的非线性。这种结构不仅降低电路设计的复杂度,同时解决现有结构中功耗高,设计复杂,噪声差等问题。适用于高性能、低功耗无线通讯领域。
-
-
-