制造半导体器件的方法
    51.
    发明公开

    公开(公告)号:CN102770961A

    公开(公告)日:2012-11-07

    申请号:CN201180010776.6

    申请日:2011-12-07

    CPC classification number: H01L29/7802 H01L21/0475 H01L29/1608 H01L29/66068

    Abstract: 一种制造MOSFET(100)的方法,该包括以下步骤:制备碳化硅衬底(1),在该碳化硅衬底(1)上形成有源层(7),在该有源层(7)上形成栅极氧化物膜(91),在该栅极氧化物膜(91)上形成栅电极(93),在该有源层(7)上形成源极接触电极(92)以及在该源极接触电极(92)上形成源极互连(95)。形成该源极互连(95)的步骤包括以下步骤:在该源极接触电极(92)上形成导体膜以及通过利用反应离子蚀刻蚀刻该导体膜,来处理该导体膜。然后,制造MOSFET 100的方法进一步包括以下步骤:在处理该导体膜的步骤之后,执行将所述衬底(1)加热至不低于50℃的温度的退火。

    半导体芯片
    59.
    发明公开
    半导体芯片 审中-实审

    公开(公告)号:CN118872069A

    公开(公告)日:2024-10-29

    申请号:CN202280094397.8

    申请日:2022-12-19

    Abstract: 一种半导体芯片(1),具备沿第一方向(Y)排列配置的多个晶体管单元(100),所述晶体管单元沿与所述第一方向正交的第二方向(X)延伸,并具有第一导电型的第一半导体区域(17),所述第一半导体区域配置成使得在该第一半导体区域与相邻的所述晶体管单元的所述第一半导体区域之间产生的互感为负值。

    碳化硅半导体器件
    60.
    发明公开

    公开(公告)号:CN117693823A

    公开(公告)日:2024-03-12

    申请号:CN202280051428.1

    申请日:2022-07-13

    Abstract: 碳化硅半导体器件(201)具有碳化硅衬底(10)、以及第一主面(1)的上方的栅极焊盘(61)及源极焊盘(62),在俯视观察时,所述碳化硅衬底具有:第一区域(101),包括多个单位单元;第二区域(102),与所述栅极焊盘重叠;以及第三区域(103),与所述第二区域相连,所述多个单位单元分别具有:接触区(34),设置于所述第一主面,与体区(32)电连接,具有第二导电型;以及栅极绝缘膜(43),设置于漂移区(31)、所述体区及源极区(33)与栅电极(51)之间,所述第二区域具有所述第二导电型的第一半导体区域(121),所述第三区域具有所述第二导电型的第二半导体区域(122),所述第一半导体区域及所述第二半导体区域在所述第一主面中彼此相连,所述源极区、所述接触区及所述第二半导体区域与所述源极焊盘电连接。

Patent Agency Ranking