基于异构图神经网络的高阶关系知识蒸馏方法及系统

    公开(公告)号:CN115115862A

    公开(公告)日:2022-09-27

    申请号:CN202210553500.2

    申请日:2022-05-20

    Abstract: 本发明提出一种基于异构图神经网络的高阶关系知识蒸馏方法和系统,所述方法主要包括一阶节点级知识蒸馏和二阶关系级知识蒸馏两部分,有效解决了数据标签不精确和异构高阶关系语义建模困难这两个问题。具体来说,该方法通过进行节点级知识蒸馏,对预训练异构教师模型的单个节点语义进行编码;通过进行关系级知识蒸馏,对预训练异构教师模型的不同类型节点之间的语义关系进行建模。通过整合节点级知识蒸馏和系级知识蒸馏,这种高阶关系知识蒸馏方法成为一种实用且通用的训练方法,适用于任意的异构图神经网络,不仅提升了异构学生模型的性能和泛化能力,而且保证了对异构图神经网络的节点级和关系级知识提取。

    一种PCIE数据交换装置
    52.
    发明公开

    公开(公告)号:CN114968873A

    公开(公告)日:2022-08-30

    申请号:CN202210514890.2

    申请日:2022-05-11

    Abstract: 本发明提供一种PCIE数据交换装置,包括:至少两路PCIE的交换结构,每路交换结构至少设有用于连接相应主机的上行通道、上行接口以及用于连接扩展设备的下行通道、下行接口;多个选通开关部件,其设于每路交换结构的至少部分下行通道上以及至少部分上行通道上,用于切换扩展设备的数据传输所经由的交换结构;通路控制部件,被配置为根据每路交换结构的工作状态确定选通开关部件选通的通路,以在其中一路交换结构处于故障状态时将其对应的扩展设备转由处于正常状态的其他交换结构连接至对应的主机;本发明可以在保障业务的连续性、系统的可靠性的情况下,同时提高资源利用率。

    一种用于资金网络的图数据处理方法

    公开(公告)号:CN114742642A

    公开(公告)日:2022-07-12

    申请号:CN202210437977.4

    申请日:2022-04-20

    Abstract: 本发明实施例提供了一种用于资金网络的图数据处理方法,包括:获取与所述资金网络相关的图数据,其中,所述图数据包括节点和边,其中节点表示用户,边表示资金流向以及资金数额;根据图数据中的每条边构建与之方向相反的虚边;获取图数据的源节点以及用于限定所需资金环路要求的约束参数,从源节点开始根据图数据中的边和约束参数进行正向遍历以及根据图数据中的虚边和约束参数进行反向遍历;基于正向遍历和反向遍历的结果,确定图数据中存在的资金环路;本发明可以高效地确定图数据满足所需资金环路要求的资金环路。进而基于确定的资金环路对资金网络中的风险,如洗钱、信用卡诈骗等,进行把控。

    一种资源分配方法、介质以及电子设备

    公开(公告)号:CN114721824A

    公开(公告)日:2022-07-08

    申请号:CN202210358585.9

    申请日:2022-04-06

    Abstract: 本发明提供了一种资源分配方法、介质以及电子设备,方法包括:获取应用需要容器化的请求,请求至少包括应用的访存特征声明以及所需的硬件资源声明;响应于请求,根据应用所需的硬件资源声明、访存特征声明以及所有工作节点的可用资源分布信息,确定资源调度策略,访存特征声明至少用于指示应用所需的硬件资源由工作节点中的单个NUMA节点还是多个NUMA节点提供,可用资源分布信息包括工作节点上各个NUMA节点自身的资源剩余量的指示;根据资源调度策略将应用的访存特征声明以及所需的硬件资源声明发送给相应的工作节点,以调度应用所需的硬件资源。本发明在考虑应用访存特征的情况下确定资源调度策略,提高资源利用率和/或容器的工作效率。

    面向数据流处理器的层次化存储系统

    公开(公告)号:CN114637471A

    公开(公告)日:2022-06-17

    申请号:CN202210313319.4

    申请日:2022-03-28

    Abstract: 本申请提供了面向数据流处理器的层次化存储系统,其包括在数据流处理器的每个处理单元中分别设置的寄存器堆、由一组处理单元之间共享的一级缓存和由多个一级缓存共享的二级缓存,以及与寄存器堆关联的第一预取逻辑模块和与一级缓存关联的第二预取逻辑模块,其中所述第一预取逻辑模块和第二预取逻辑模块预设的预取信息进行相应数据的预取操作。该系统可以在满足数据流处理单元所需要的访存带宽同时降低片上存储的面积。

    一种环形拓扑网络及其构建方法、数据转发方法

    公开(公告)号:CN114614898A

    公开(公告)日:2022-06-10

    申请号:CN202210310665.7

    申请日:2022-03-28

    Abstract: 本发明提供了一种环形拓扑网络,其中,所述网络包括多个终端节点,所有终端节点串行连接形成闭环的环形回路,上一个终端节点的输出端与下一个终端节点的输入端相连,所述每个终端节点配置有网卡设备和光模块,其中:所述光模块用于接收输入光信号,并将光信号转换为电信号进行缓存并以数据包形式发送给网卡设备,以及将需要转发的数据包转换为光信号后向外发送;所述网卡设备用于根据预先配置的转发规则将其接收到的数据包进行处理,其中,所述预先配置的转发规则包括:数据包目的地址为本机时将其发送给所在的主机进行保存、数据包目的地址为非本机时将其发送给光模块进行转发、数据包源地址为本机时将其丢弃。

    带宽控制单元、处理器芯片以及访存流量控制方法

    公开(公告)号:CN114610138A

    公开(公告)日:2022-06-10

    申请号:CN202210230341.2

    申请日:2022-03-10

    Abstract: 提供一种带宽控制单元,其用于包括多个数据处理单元的处理器芯片,所述多个数据处理单元通过总线对存储器进行访问,所述存储器包括优先级管理单元,所述带宽控制单元包括:第一温度判断模块,其用于接收所述多个数据处理单元的温度值,以及将所述温度值分别与相应的数据处理单元的温度阈值进行比较,并输出第一比较结果;以及优先级处理模块,其用于接收所述第一比较结果,以及根据所述第一比较结果调整所述多个数据处理单元中的一个或者多个的访存优先级;其中,所述优先级处理模块将调整后的访存优先级输出至所述存储器的优先级管理单元,以控制所述多个数据处理单元访存所述存储器的带宽。

    高通量众核数据流处理器及其任务执行方法

    公开(公告)号:CN114489809A

    公开(公告)日:2022-05-13

    申请号:CN202111673269.2

    申请日:2021-12-31

    Abstract: 本发明提出一种高通量众核数据流处理器,包括:多个处理单元,相互通信连接形成该处理器的片上网络结构;每个该处理单元包括多个子处理单元,该子处理单元包括指令子存储器和数据子存储器,多个该子处理单元以阵列结构排列,且相互通信连接形成该处理单元的多跳网络结构;配置单元,与每个该子处理单元通信连接。以及该高通量众核数据流处理器的任务执行方法。该发明相对于以往技术具有较好的可扩展性,控制逻辑简单,适用于大规模众核结构。同时支持SIMD‑MIMD‑Systolic模式可配、规模可配、区域可配等优势,灵活性更强,适用于更为通用的应用领域处理。

    一种三维芯片及其芯片间通信方法

    公开(公告)号:CN114416618A

    公开(公告)日:2022-04-29

    申请号:CN202111553453.3

    申请日:2021-12-17

    Abstract: 本发明提出一种三维芯片,包括:多个堆叠的芯片层,每个该芯片层包括至少一个芯片;层间通信模块;该芯片与该层间通信模块通过硅通孔通信连接;第一芯片层的发送芯片通过该层间通信模块向第二芯片层的接收芯片发送数据信息。还提出一种三维芯片的芯片间通信方法,包括:当第一芯片层的发送芯片拟向第二芯片层的接收芯片发送数据信息时,由该发送芯片向层间通信模块发送握手信息,该握手信息中包括该接收芯片的芯片地址;由该层间通信模块根据该芯片地址,以该握手信息进行该发送芯片与该接收芯片之间的握手操作;根据握手结果,由该层间通信模块接收该数据信息并传输至该接收芯片。

Patent Agency Ranking