一种适于纳米尺度工艺的高线性度射频前端

    公开(公告)号:CN102201798B

    公开(公告)日:2014-08-06

    申请号:CN201110084328.2

    申请日:2011-04-06

    Applicant: 北京大学

    Abstract: 本发明提供一种适于纳米尺度的高频率选择性射频前端,包括具有高频输入匹配网络、低噪声跨导、负载网络以及无源混频器三个部分,无源混频器配置在输入匹配网络或低噪声跨导或负载网络输出节点,所述输入匹配网络和负载网络都采用阻抗转换实现高Q值和高频率选择性,用于滤除频带外干扰;射频信号经由高Q值输入匹配网络滤波后,由输入跨导与高Q值经阻抗变换后的负载网络负载实现放大;由无源混频器将高频信号下变频为低频信号交由模拟或数字基带处理。本发明提供的射频前端具有功耗低、镜像抑制比高、带外线性度好、增益可配置性强、无需片外SAW滤波器等优点,适用于未来多功能集成射频芯片的应用。

    一种基于标准CMOS工艺的集成定向耦合器

    公开(公告)号:CN103138037A

    公开(公告)日:2013-06-05

    申请号:CN201110399962.5

    申请日:2011-12-05

    Applicant: 北京大学

    CPC classification number: H01P5/187

    Abstract: 本发明提供一种基于标准CMOS工艺的集成定向耦合器。该集成定向耦合器包括:第一层线圈,两端分别为输入端和直通端,其间设有可调电容阵列,用于频率调谐;第二层线圈,两端分别为耦合端和隔离端,其间设有可调电容阵列,用于隔离度调谐。两层线圈均为同心多圈结构,相邻两圈的交叉部分跨接。第一层线圈的金属线中心正对所述第二层线圈的金属线间距中心,呈立体结构。所述直通端和所述耦合端的空间距离小于所述输入端和所述隔离端的空间距离。该集成定向耦合器可在硅基CMOS/BiCMOS工艺上单芯片集成,具有插入损耗小、隔离度大、定向性好、调谐性强、适用性强、成本低的特点。

    一种高速接口电路自适应均衡方法及电路

    公开(公告)号:CN102065039B

    公开(公告)日:2013-05-29

    申请号:CN201010530676.3

    申请日:2010-10-29

    Applicant: 北京大学

    Abstract: 本发明公开了一种高速接口电路自适应均衡方法及电路,属于射频集成电路领域。本发明的方法为:首先对输入信号进行放大、整形,之后将数据分成两路,将一路信号依次进行低通滤波、整形后输入误差放大器的一输入端,将另一路信号进行1/2频率下变频为直流信号后依次进行低通滤波、整形后输入误差放大器的另一输入端;误差放大器对两路输入信号进行比较后输出一电压,来反馈控制所述峰值放大器的零点。本发明电路包括1/2频率混频器、两低通滤波器、两整流器、峰值放大器、误差放大器,采用了单环路控制,锁定时间和稳定性都比传统双环路方案有了显著改进,具有低功耗、可拓展性强、自适应均衡、可移植性强的特点。

    一种基于标准CMOS工艺全集成光电转换接收机

    公开(公告)号:CN102832992A

    公开(公告)日:2012-12-19

    申请号:CN201110157966.2

    申请日:2011-06-13

    Applicant: 北京大学

    Abstract: 本发明涉及一种基于标准CMOS工艺全集成光电转换接收机。包括光电探测器、跨导放大器、均衡器、多级限幅器、DCOC处理电路、输出缓冲器、斜率探测器、误差放大器;所述光电探测器的P端接地、N端与所述跨导放大器输入端连接,所述跨导放大器经一高通电路与所述均衡器的差分输入端连接,所述均衡器输出端经所述多级限幅器与所述输出缓冲器的差分输入端连接;所述输出缓冲器的差分输入端经所述DCOC处理电路与所述均衡器的输出端连接。能够适应于更高数据率传输,改善Jitter和误码率并能够实现了自适应调节。可广泛应用于通信技术领域。

    一种双环路频率综合器粗调环路的调谐方法

    公开(公告)号:CN101257304B

    公开(公告)日:2011-11-09

    申请号:CN200810103338.4

    申请日:2008-04-03

    Applicant: 北京大学

    Abstract: 本发明公开了一种双环路频率综合器及其粗调环路的调谐方法,属于无线收发机中的频率综合器技术领域。该频率综合器由粗调环路和细调环路组成,其中,粗调环路由分频频率计数器、参考频率计数器、移位器、比较器和有限状态机组成,分频频率计数器的输入端和细调环路的压控振荡器的分频信号Fdiv相连,所述移位器与分频频率计数器或参考频率计数器连接,用于将分频频率计数器或参考频率计数器的计数值左移n位,分频频率计数器和参考频率计数器的计数值分别输出给比较器,比较器的比较结果作为有限状态机的输入。本发明与传统结构相比,既缩小了粗调谐所需时间,又可以根据需要获得较高的调谐精度。

    一种适于纳米尺度工艺的高线性度射频前端

    公开(公告)号:CN102201798A

    公开(公告)日:2011-09-28

    申请号:CN201110084328.2

    申请日:2011-04-06

    Applicant: 北京大学

    Abstract: 本发明提供一种适于纳米尺度的高频率选择性射频前端,包括具有高频输入匹配网络、低噪声跨导、负载网络以及无源混频器三个部分,无源混频器配置在输入匹配网络或低噪声跨导或负载网络输出节点,所述输入匹配网络和负载网络都采用阻抗转换实现高Q值和高频率选择性,用于滤除频带外干扰;射频信号经由高Q值输入匹配网络滤波后,由输入跨导与高Q值经阻抗变换后的负载网络负载实现放大;由无源混频器将高频信号下变频为低频信号交由模拟或数字基带处理。本发明提供的射频前端具有功耗低、镜像抑制比高、带外线性度好、增益可配置性强、无需片外SAW滤波器等优点,适用于未来多功能集成射频芯片的应用。

    面向下一代卫星导航系统的多模并行射频接收方法及装置

    公开(公告)号:CN102176035A

    公开(公告)日:2011-09-07

    申请号:CN201110030673.8

    申请日:2011-01-28

    Applicant: 北京大学

    Abstract: 本发明提供了一种多模并行射频接收方法,包括步骤:1)射频信号通过天线接收;2)不同的导航信号复用相同的射频前端;3)由射频前端输出的信号经过镜像抑制接收机结构,根据本振信号相对相位的不同,所述镜像抑制接收机结构分为I/Q两路;I/Q两路上都包括一个复数滤波器,在复数滤波器实现镜像复用和镜像重构,从而实现多种导航信号的并行接收;4)将接收到的各模式信号转换为数字信号。本发明的方法控制逻辑简单,模块复用率高,尤其是通过一个频率综合器即可实现多种导航信号的联合导航和定位解算,极大的减小了多模并行GNSS接收机的芯片面积和功耗;适合与数字基带芯片单片集成。

    一种毫米波倍频器及级联倍频器

    公开(公告)号:CN102104362A

    公开(公告)日:2011-06-22

    申请号:CN201110049324.0

    申请日:2011-03-01

    Applicant: 北京大学

    Abstract: 本发明公开了一种毫米波倍频器及级联倍频器,属于射频/毫米波集成电路技术领域。本发明的倍频器包括:伪差分房大器、LC并联谐振腔、LC串联谐振腔;所述LC并联谐振腔连接在所述伪差分放大器的输出端与电源VDD之间,所述LC串联谐振腔连接在所述伪差分放大器的输出端与地线之间,所述伪差分放大器的两输入端分别与输入基频信号f0的正端、负端连接;其中,LC并联谐振腔的谐振频率为2f0,LC串联谐振腔的谐振频率为4f0。本发明的级联倍频器包括多个上述倍频器,多个所述倍频器依次通过单转双的无源变压器相连。本发明具有功耗低、倍频输出信号频谱纯、谐波抑制好,输出信号强、频率高,易于在硅基工艺上单芯片集成的特点。

    功耗动态管理系统、异构SOC芯片及边缘应用设备

    公开(公告)号:CN118860769A

    公开(公告)日:2024-10-29

    申请号:CN202410772161.6

    申请日:2024-06-16

    Applicant: 北京大学

    Abstract: 本发明公开一种功耗动态管理系统、异构SOC芯片及边缘应用设备,其中,功耗动态管理系统包括:能量、事件和性能监视器,配置于芯片内各异构模块中,用于采集所在异构模块运行时的能量、事件和性能信息;监视信息收集模块,用于获取各异构模块运行时的能量、事件和性能信息;最小能耗点搜索算法模块,用于根据各异构模块运行时的能量、事件和性能信息及预设的能耗优化算法迭代搜索芯片系统级的最小能耗点,在搜索系统级的最小能耗点的每次迭代过程中,通过调整相应模块的电压和频率以重新分配系统能量。本发明可以实时检测系统运行时的能耗、架构事件和所有异构模块之间的性能,使得系统能够在时延限制下工作在系统级最小能耗点MEPsys。

    采样热噪声消除电路、电容数字转换器及物联网芯片

    公开(公告)号:CN116388758A

    公开(公告)日:2023-07-04

    申请号:CN202310131611.9

    申请日:2023-02-18

    Applicant: 北京大学

    Abstract: 本发明公开一种采样热噪声消除电路、电容数字转换器及物联网芯片,采样热噪声消除电路,包括:采样电容、第一级模数转换器、余量放大器和第二级模数转换器,采样电容,用于获取待测输入物理信号对应的电压信号;第一级模数转换器,用于对采样电容获取的电压信号进行数字转换量化;余量放大器,用于对第一级模数转换器转换后的余量电压信号及第一级模数转换器的采样热噪声进行放大后传递给第二级模数转换器;第二级模数转换器,用于对余量放大器输出的余量电压信号及采样热噪声进行数字转换量化;通过时序控制使得余量放大器仅在采集采样热噪声的过程及信号放大的过程中工作。本发明非常适用于较小的采样电容的电路。

Patent Agency Ranking