三值权重卷积网络处理系统及方法

    公开(公告)号:CN107256424A

    公开(公告)日:2017-10-17

    申请号:CN201710315337.5

    申请日:2017-05-08

    Abstract: 本发明提供一种三值权重卷积神经网络的处理系统。该系统包括:至少一个存储单元,用于存储数据和指令;至少一个控制单元,用于获得保存在所述存储单元的指令并发出控制信号;至少一个计算单元,用于从所述存储单元获得卷积神经网络中的一层的节点值和对应的三值权重值数据并通过执行加减操作获得下一层的节点值。本发明的处理系统减少了卷积神经网络计算过程中的数据位宽、提高了卷积运算速度、降低了存储容量及工作能耗。

    面向神经网络处理器的自动化设计方法、装置及优化方法

    公开(公告)号:CN107103113A

    公开(公告)日:2017-08-29

    申请号:CN201710178281.3

    申请日:2017-03-23

    CPC classification number: G06F17/5045 G06N3/02

    Abstract: 本发明提出一种面向神经网络处理器的自动化设计方法、装置及优化方法,该方法包括步骤1,获取神经网络模型描述文件、硬件资源约束参数,其中所述硬件资源约束参数包括硬件资源大小及目标运行速度;步骤2,根据所述神经网络模型描述文件与所述硬件资源约束参数,从已构建的神经网络组件库中查找单元库,并根据所述单元库生成对应于所述神经网络模型的神经网络处理器的硬件描述语言代码;步骤3,将所述硬件描述语言代码转化为所述神经网络处理器的硬件电路。

    基于双摄像头的图像处理装置及方法

    公开(公告)号:CN107087107A

    公开(公告)日:2017-08-22

    申请号:CN201710312832.0

    申请日:2017-05-05

    Abstract: 本发明涉及一种基于双摄像头的图像处理装置,包括第一摄像头、第二摄像头和控制模块,其中,所述第一摄像头用于拍摄整体图像;所述控制模块用于发送拍摄指令到所述第二摄像头;所述第二摄像头按照接收的所述拍摄指令拍摄局部图像,其特征在于,所述拍摄指令包含所述第一摄像头的拍摄信息和所述整体图像的图像信息。本发明能够提高局部目标的成像效果,增强整幅图像的细节表现。

    一种基于高效复用数据流的神经网络处理器及设计方法

    公开(公告)号:CN107085562A

    公开(公告)日:2017-08-22

    申请号:CN201710179097.0

    申请日:2017-03-23

    CPC classification number: Y02D10/12 G06F15/7807 G06F15/8053 G06N3/08

    Abstract: 本发明提出一种基于高效复用数据流的神经网络处理器及设计方法,涉及神经网络模型计算的硬件加速技术领域,该处理器包括至少一存储单元,用于存储操作指令与运算数据;至少一计算单元,用于执行神经网络计算;控制单元,与所述至少一存储单元、所述至少一计算单元相连,用于经由所述至少一存储单元获得所述至少一存储单元存储的操作指令,并且解析所述操作指令以控制所述至少一计算单元;其中所述运算数据采用高效复用数据流的形式。本发明在神经网络处理过程中采用高效复用数据流,每次只需向计算单元阵列中的一列计算单元载入权重和数据,降低了片上数据带宽、提高了数据共享率、提升了能量效率。

    适用于时间触发以太网的分布式容错时钟同步方法及系统

    公开(公告)号:CN106301953A

    公开(公告)日:2017-01-04

    申请号:CN201610834564.4

    申请日:2016-09-20

    Inventor: 连世奇 韩银和

    CPC classification number: H04L41/0823 H04J3/0638 H04J3/0682

    Abstract: 本发明提出一种适用于时间触发以太网的分布式容错时钟同步方法及系统,涉及通信网络中的时钟同步技术领域,该方法包括步骤1,当每个同步主节点在本地时钟为零时刻时,向系统广播协议帧,每个节点接收其他节点广播的所述协议帧并记录所述协议帧的到达时刻及透明时钟值,同时根据广播协议将所述协议帧转发至其他节点,并且修改所述协议帧的透明时钟值,其中所述节点包括所述同步主节点,或所述同步主节点与同步从节点;步骤2,在一个周期结束前的固定时刻,每个节点将一个周期内收到的所有所述协议帧计算平均偏差时钟,采用容错中值法保证所有无故障节点的时钟维持同步状态,并根据计算出的平均偏差时钟对节点的本地时钟进行修正。

    数据中心的服务器性能评估及服务器更新方法

    公开(公告)号:CN105786681A

    公开(公告)日:2016-07-20

    申请号:CN201610091361.0

    申请日:2016-02-18

    CPC classification number: G06F11/3452 G06F11/3476

    Abstract: 本发明提供一种数据中心的服务器性能评估方法,包括:1)对于任意服务器类型i,获取各个应用u运行在该服务器类型i上所体现的性能;2)基于数据中心的历史数据,计算各个应用u在服务器类型i上体现的权重;3)基于步骤2)所得的权重,计算各个应用u运行在该服务器类型i上所体现的性能的加权和,从而得到服务器类型i对于数据中心的性能期望。本发明还提供了相应的数据中心的服务器更新方法。本发明的服务器性能评估模型能够对应用的性能期望进行准确的预测,且数据采集与决策时间开销小;能够快速给出基于成本效益最优化的数据中心的服务器更新方案;能够节约成本,且便于实施。

    一种提供动态工作电压的处理器供电系统及方法

    公开(公告)号:CN104317379A

    公开(公告)日:2015-01-28

    申请号:CN201410535695.3

    申请日:2014-10-11

    CPC classification number: G06F1/26

    Abstract: 本发明提供一种提供动态工作电压的处理器供电系统,包括电感式电压调整器、开关电容式电压调整器和控制单元,所述电感式电压调整器与电源连接,所述电感式电压调整器的后级连接所述开关电容式电压调整器,所述控制单元用于根据处理器需要的工作电压的大小,选择由所述电感式电压调整器直接向处理器供电,或者由所述电感式电压调整器和所述开关电容式电压调整器的级联输出向处理器供电。本发明能够在实现高质量的电压转化的同时,能够在宽动态范围内均保持较高的功耗转化效率。并且本发明面积开销小,便于推广。

    基于测量漏电变化的在线电路老化预测方法

    公开(公告)号:CN102435931A

    公开(公告)日:2012-05-02

    申请号:CN201110341368.0

    申请日:2011-11-02

    Abstract: 本发明提供一种基于测量漏电变化的在线电路老化预测方法,包括:步骤一、在电路处于空闲时,向关键通路上的关键门施加多个测量向量,得到对应于所有测量向量的所有关键门漏电变化的线性方程;步骤二、联立对应于所有测量向量的所有关键门漏电变化的线性方程,以形成关键门的漏电变化线性方程组;步骤三、求解关键门漏电变化线性方程组,得到所有关键门漏电变化量,一条关键通路的漏电变化量是这条通路上所有关键门的漏电变化量之和;和步骤四、根据关键通路的漏电变化量和时延变化量之间的相关性来预测关键通路由于NBTI效应导致的老化。通过测量漏电变化来预测电路由于NBTI效应导致的老化,避免电路执行功能操作时产生的实时噪声对测量精度的影响。

    针对片上网络系统的虚拟测试总线电路及其测试方法

    公开(公告)号:CN101588273A

    公开(公告)日:2009-11-25

    申请号:CN200810112194.9

    申请日:2008-05-21

    Abstract: 本发明提供一种针对片上网络系统的虚拟测试总线电路及其测试方法,所述虚拟测试总线电路包括多个相互连接的路由器模块;路由器模块包括输入控制电路模块和信息转发模块;所述信息转发模块在所述片上网络系统处于测试状态时生成测试数据的路由控制信号,并将数据转发给其它路由器模块或内嵌芯核。本发明的测试方法包括步骤1)将芯片的测试使能信号置为有效;步骤2)信息转发模块生成路由控制信号,形成多条虚拟测试总线;步骤3)测试向量由外部输入,通过所述虚拟测试总线对各内嵌芯核实施测试。本发明能够消除协议所导致的冗余时间,能够更好地利片上系统已有的连线资源,从而有效地提高测试效率,缩短测试时间。

    一种应用于系统级芯片测试中的芯核并行包装电路和方法

    公开(公告)号:CN1323298C

    公开(公告)日:2007-06-27

    申请号:CN200410047572.1

    申请日:2004-05-26

    Inventor: 韩银和 李晓维

    Abstract: 本发明涉及大规模集成电路测试技术领域的一种应用于系统级芯片测试中的芯核并行包装电路和方法。芯核并行包装电路由三个部分组成:外部扫描链、多输入特征移位寄存器、控制电路。并行包装电路利用测试向量中不确定位比较多特点,通过测试向量切片重叠来减少需要移入测试访问机制的数据,减少测试时间。测试向量变换方法可以使得上述包装电路能够充分利用扫描向量切片重叠这一特性,测试向量转换方法通过对不确定位赋值使得向量切片重叠。本发明提出的包装电路能减少测试时间,从而减少了测试成本。使用该包装电路还可以减少测试功耗,这就减少了因为测试而带来的成品率方面的损失。

Patent Agency Ranking