-
公开(公告)号:CN106921391A
公开(公告)日:2017-07-04
申请号:CN201710119494.9
申请日:2017-03-02
Applicant: 中国电子科技集团公司第二十四研究所
Abstract: 本发明提供一种系统级误差校正SAR模拟数字转换器,包括自举采样开关、第一电容阵列、第二电容阵列、开关阵列、比较器、逐次逼近寄存器异步逻辑模块和用于根据输入的差分信号变化调整工作模式的误差校正比较器;本发明通过比较器在两种工作模式之间切换,可以根据比较器输入信号幅度的差别,使得比较器工作在不同的工作状态,优化了比较器的工作方式,提高了比较器的工作效率,使得整个SARADC的性能进一步提升,并且本发明不需要引入额外的冗余位进行误差校正,简化了设计难度,提高了整个SARADC的工作速度。
-
公开(公告)号:CN105915188A
公开(公告)日:2016-08-31
申请号:CN201610222181.1
申请日:2016-04-11
Applicant: 中国电子科技集团公司第二十四研究所
CPC classification number: H03F1/42 , H03F3/45632
Abstract: 本发明提供一种跨导放大器,包括依次连接的输入电路、增益电路和输出电路,其中增益电路包括由多个MOS管组成的MOS管阵列,在MOS管阵列中每两个相邻列之间对应MOS管的栅极连接,且在每列MOS管中各个MOS管依次连接,在MOS管阵列的输出列中MOS管的非对称连接点与输出电路的输出端之间设置有补偿电容。通过本发明,相比于传统频率补偿技术,可以在通过增大补偿电容的容值来降低跨导放大器主极点频率的同时,避免跨导放大器的右半平面零点的频率也会随之降低,从而可以增大跨导放大器主极点频率与右半平面零点频率的距离,从而由此可以降低频率补偿时对跨导放大器频率特性的影响,提高跨导放大器的单位增益带宽,解决跨导放大器可能出现不稳定的问题。
-
公开(公告)号:CN105897206A
公开(公告)日:2016-08-24
申请号:CN201610188060.X
申请日:2016-03-29
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03F3/45
CPC classification number: H03F3/45107
Abstract: 本发明涉及一种三级跨导放大器设计,其中,由NMOS管M3/M4/M5/M6和PMOS管M1/M2/M7/M8以及尾电流源Iss构成折叠式输入结构和第一级,由NMOS管M9/M10/M11/M12和PMOS管M13/M14构成的第二级,由NMOS管M15和PMOS管M16构成的第三级,由NMOS管M17/M18和PMOS管M19/M20以及电容Cc构成的补偿结构,补偿结构的输入端和跨导放大器的第二级输出端相连,补偿结构的输出端和跨导放大器的输出端相连。跨导放大器的电源为vdd1,补偿结构的电源为vdd2,电容CL表示跨导放大器的负载电容。本发明增益级增益A和电容Cc的乘积,引入一个左半平面零点,不会降低三级跨导放大器传输函数的主极点,保证跨导放大器拥有较大的?3dB带宽和单位增益带宽。
-
公开(公告)号:CN104363018A
公开(公告)日:2015-02-18
申请号:CN201410559185.X
申请日:2014-10-17
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/02
Abstract: 本发明涉及一种用于开关电容电路的高速高精度驱动器,属于模拟或数模混合集成电路驱动器技术领域。该驱动器包括一个高增益运算放大器单元,一个高精度快速建立控制模块;所述高增益运算放大器单元具体包括:一个提供高增益的差分运算放大器AMP,提供输出电流的PMOS管P0,提供尾电流的尾电流源N0;所述高精度快速建立控制模块具体包括:一个Flash结构的ADC,两个阻抗变换单元Z1和Z2和一个电容C1。本发明相对于传统结构具有更高的线性度性能,能够有效的满足高速高精度驱动器的要求,特别适用于模拟或者数模混合集成电路中开关电容电路驱动器的设计。
-
公开(公告)号:CN117935885A
公开(公告)日:2024-04-26
申请号:CN202410117132.6
申请日:2024-01-26
Applicant: 重庆吉芯科技有限公司 , 中国电子科技集团公司第二十四研究所
Abstract: 本发明提供一种熔丝型存储器及模数转换器,结合熔丝存储模块、可调参考电平模块及比较锁存模块设计熔丝型存储器中的每个熔丝型存储电路,在每个熔丝型存储电路中,通过熔丝存储模块进行预编程、编程存储及读取,得到与编程数据信号相关的读取数据信号,再通过比较锁存模块的正反馈比较放大作用,对读取数据信号进行修正,将读取数据信号上拉到电源电压或者下拉到地,严格置高或者置低,并对修正后的读取数据信号进行反相整形及锁存输出,得到与编程数据信号完全一致的目标编程数据信号,能有效纠正因编程过程中熔断不充分所引起的误差,提升了输出的编程存储数据的稳定性和可靠性,适合模数转换器校正信息的长期存储;同时,静态功耗低。
-
公开(公告)号:CN109450409B
公开(公告)日:2022-07-22
申请号:CN201810885463.9
申请日:2018-08-06
Applicant: 中国电子科技集团公司第二十四研究所
Abstract: 本发明公开了一种双极时钟占空比调节系统,包括:占空比调整单元、波形整形单元及共模调整设置单元,时钟信号先被输入到所述波形整形单元进行整形,整形后的一个时钟沿直接与共模调整设置单元相连接,经过波形整形单元整形后所输出的整形时钟通过所述占空比调整单元进行占空比调整,再经过波形整形单元进行波形整形,最后将经过占空比调整的边沿输入所述共模调整设置单元,由所述共模调整设置单元完成整个占空比的组合,形成一个完成共模调整占空比可调时钟输出。本发明设计的双极时钟占空比调节系统具有结构简单,易于与双极系统相集成,同时能实现时钟占空比及输出共模的调节,具有显著的优势。
-
公开(公告)号:CN114095020A
公开(公告)日:2022-02-25
申请号:CN202111401040.3
申请日:2021-11-19
Applicant: 中国电子科技集团公司第二十四研究所 , 重庆吉芯科技有限公司
Abstract: 本发明提出一种多通道模数转换器的失调误差校正系统及方法,包括:采样模式选择模块,用于根据选择的采样模式连接所述顺序时间交织采样模块和/或所述随机时间交织采样模块;顺序时间交织采样模块,用于对包含的多个第一采样通道中当前被选择的第一采样通道进行失调误差估计,获取第一误差估计值,根据所述第一误差估计值对所述当前被选择的第一采样通道进行误差校正;随机时间交织采样模块,用于对包含的多个第二采样通道中当前被选择的第二采样通道的前一个被选择的第二采样通道进行失调误差估计,获取第二误差估计值,根据所述第二误差估计值对所述当前被选择的第二采样通道进行误差校正。
-
公开(公告)号:CN110176930B
公开(公告)日:2021-08-31
申请号:CN201910454948.7
申请日:2019-05-29
Applicant: 中国电子科技集团公司第二十四研究所
Abstract: 本发明提供一种测量传输曲线跳变高度的多位分辨率子流水线结构,包括:一分辨率为n位的子模数转换器,用于对输入的模拟电压信号进行量化输出数字电压信号;一分辨率为n位的子数模转换器,用于将子模数转换器输出的数字电压信号转换成相应的模拟电压信号;一分辨率为n位的译码器,其用于对n位二进制输入信号进行译码,及一开关电容放大单元,用于当其处于正常模式时,对输入的模拟电压信号进行采样和残差放大;当其处于测试模式时,测量传输曲线在每个判决电平处所对应的跳变高度。本发明可在2n个时钟周期完成传输曲线高度的测量,测量速度快;将测量结果送入A/D转换器后端数字域进行校正,可提升A/D转换器线性度10‑15dB。
-
公开(公告)号:CN110247663A
公开(公告)日:2019-09-17
申请号:CN201810195754.5
申请日:2018-03-09
Applicant: 中国电子科技集团公司第二十四研究所
Abstract: 本发明公开了一种高速动态比较器,包括输入NMOS管M1/M2,由NMOS管M4/M5和PMOS管M7/M8构成的锁存器结构,由NMOS管M6和PMOS管M9构成的复位控制开关,由NMOS管M3/M10/M11构成的下拉管;同时还包括反相器I0/I1/I2,延迟单元d1/d2,与门AND1/AND2,以及同或门XNOR;本发明通过控制M10和M11的先后关闭顺序来使tip和tin同时导通形成高速模式和低速模式,进而导通电流增大,进而先进入锁存状态,从而可以对噪声进行有效的抑制,此外,还可以将该高速动态比较器现有的逐次逼近型模数转换器和电子设备中,实现广泛的应用价值。
-
公开(公告)号:CN110247662A
公开(公告)日:2019-09-17
申请号:CN201810194993.9
申请日:2018-03-09
Applicant: 中国电子科技集团公司第二十四研究所
Abstract: 本发明公开了一种高速低功耗比较器,包括输入NMOS管M1/M2,由NMOS管M4/M5和PMOS管M7/M8构成的锁存器结构,由NMOS管M6和PMOS管M9构成的复位控制开关,由NMOS管M3/M10/M11构成的下拉管;同时还包括反相器I0/I1/I2,延迟单元d1/d2,与门AND1/AND2,以及同或门XNOR;本发明通过在下拉管添加同或门进行控制,来防止tip和tin所在通路与下拉管导通产生静态功耗,以及增加两个复位开关,使输出Dp和Dn不至于被拉低至0或者拉高至Vdd,进而是比较器快速进入锁存,以此来到达电压变化小,电容反复少,功耗低的效果,此外,还可以将该噪声抑制比较器现有的逐次逼近型模数转换器和电子设备中,实现广泛的应用价值。
-
-
-
-
-
-
-
-
-