-
公开(公告)号:CN115329262A
公开(公告)日:2022-11-11
申请号:CN202210991312.8
申请日:2022-08-17
Applicant: 清华大学无锡应用技术研究院
Abstract: 本发明提出了一种GF(2)矩阵高斯消去装置,应用于数据处理技术领域,包括:划分单元,用于将输入矩阵划按列划分为至少一个列块,并将该GF(2)矩阵高斯消去的过程分为多个Bigstep,一个该Bigstep对应一个该列块的计算过程;数据内存,用于存储该列块,计算阵列,该计算阵列包括至少一个计算单元行,该计算单元行用于从该数据内存中读取该列块包括的数据,并对该数据执行计算操作,得到该列块的最终计算结果,该操作内存,用于存储该操作信息。本发明还提出了一种GF(2)矩阵高斯消去方法、系统、电子设备及存储介质,可节省了流水线启动的时钟开销,同时节省计算内存。
-
公开(公告)号:CN115328266A
公开(公告)日:2022-11-11
申请号:CN202211037055.0
申请日:2022-08-26
Applicant: 清华大学无锡应用技术研究院
IPC: G06F1/02
Abstract: 本发明提出了一种用于可重构计算阵列的数字控制振荡器,包括:配置模块,与Cordic运算阵列、输出控制模块和输出缓存模块相连,用于设置该Cordic运算阵列的配置信息、该输出控制模块的配置信息和该输出缓存模块的配置信息,该Cordic运算阵列,与该输出控制模块相连,用于根据该Cordic运算阵列的配置信息,生成下变频信号,并将该下变频信号发送给该输出控制模块,该输出控制模块,与该输出缓存模块相连,用于按照该输出控制模块的配置信息输出该下变频信号给该输出缓存模块,该输出缓存模块,用于按照该输出缓存模块的配置信息,基于该下变频信号输出正交信号。本发明还提出了一种信号生成方法和电子设备,可提升NCO性能,降低NCO能耗。
-
公开(公告)号:CN115310036A
公开(公告)日:2022-11-08
申请号:CN202210985513.7
申请日:2022-08-17
Applicant: 清华大学无锡应用技术研究院
Abstract: 本发明提出了一种恒定时间排序装置,应用于数据处理技术领域,包括:存储单元,用于存储待处理数据,该待处理数据包括第一部分数据和第二部分数据;第一FIFO用于读取该第一部分数据,第二FIFO用于读取该第二部分数据;该排序单元,用于在首次迭代的情况下对该第一部分数据和该第二部分数据分别进行内部排序,在非首次迭代的情况下利用归并排序法,将该第一部分数据与该第二部分数据进行排序,得到多个中间结果,并将多个该中间结果作为该待处理数据输入该存储单元,直至得到最终排序结果。本发明还提出了一种恒定时间排序方法、系统、电子设备及存储介质,可降低资源占用率,减少计算时长。
-
公开(公告)号:CN112311699B
公开(公告)日:2021-08-03
申请号:CN202011069963.9
申请日:2020-09-30
Applicant: 清华大学无锡应用技术研究院
IPC: H04L12/927 , H04L29/06
Abstract: 本发明提供了一种处理网络数据包的方法、装置及存储介质。该方法包括:根据第一分类规则集合与所述网络数据包的包头信息,生成第一匹配向量,其中所述第一匹配向量中的各个元素分别用于表示所述网络数据包与所述第一分类规则集合中的各个分类规则是否匹配;根据第一优先级编码矩阵与所述第一匹配向量,生成第一报告向量,其中所述第一优先级编码矩阵中的各个元素分别用于表示所述第一分类规则集合中的各个分类规则之间的优先级高低关系;输出所述第一报告向量,以便根据所述网络数据包匹配的优先级最高的分类规则转发所述网络数据包。根据本发明实施例,能够更为灵活地实现网络数据包的分类。
-
公开(公告)号:CN112579516A
公开(公告)日:2021-03-30
申请号:CN202011550066.X
申请日:2020-12-24
Applicant: 清华大学无锡应用技术研究院
Abstract: 本发明涉及集成电路技术领域,具体公开了一种可重构处理单元阵列,其特征在于,包括:数据抽取端口,与反馈运算阵列连接;反馈运算阵列,包括第一拼接移位单元、第二拼接移位单元、寄存器、算术运算单元和可重构S盒;第一拼接移位单元与数据抽取端口连接;算术运算单元用于根据第一拼接移位单元的输出数据以及寄存器的输出数据按照配置信息选择路由网络进行算术运算,并输出密钥流;其中寄存器的输入端与可重构S盒的输出端连接,可重构S盒的输入端与第二拼接移位单元的输出端连接,第二拼接移位单元的输入端与算数运算单元的输出端连接。本发明提供的可重构处理单元阵列能够保证数据交互速率的前提下实现互连的灵活性,降低功耗。
-
公开(公告)号:CN112311699A
公开(公告)日:2021-02-02
申请号:CN202011069963.9
申请日:2020-09-30
Applicant: 清华大学无锡应用技术研究院
IPC: H04L12/927 , H04L29/06
Abstract: 本发明提供了一种处理网络数据包的方法、装置及存储介质。该方法包括:根据第一分类规则集合与所述网络数据包的包头信息,生成第一匹配向量,其中所述第一匹配向量中的各个元素分别用于表示所述网络数据包与所述第一分类规则集合中的各个分类规则是否匹配;根据第一优先级编码矩阵与所述第一匹配向量,生成第一报告向量,其中所述第一优先级编码矩阵中的各个元素分别用于表示所述第一分类规则集合中的各个分类规则之间的优先级高低关系;输出所述第一报告向量,以便根据所述网络数据包匹配的优先级最高的分类规则转发所述网络数据包。根据本发明实施例,能够更为灵活地实现网络数据包的分类。
-
公开(公告)号:CN108170203B
公开(公告)日:2020-06-16
申请号:CN201810110047.1
申请日:2018-02-02
Applicant: 清华大学 , 清华大学无锡应用技术研究院
IPC: G06F1/03
Abstract: 本发明提供了一种用于可重构处理系统的查表算子,其特征在于,所述查表算子包括:多个查找表单元S‑Box,每个所述查找表单元S‑Box中包括至少一个查找表,其中,响应于输入数据输入至所述查表算子,所述查表算子中的一个或多个查找表单元S‑Box对所述输入数据进行处理。本发明还提供了一种用于可重构处理系统的查表算子配置方法。
-
公开(公告)号:CN108616348B
公开(公告)日:2019-08-23
申请号:CN201810364457.9
申请日:2018-04-19
Applicant: 清华大学无锡应用技术研究院
Abstract: 本发明提供了一种使用可重构处理器实现安全算法的方法,包括:确定用于构建安全算法的多个子算法;以及根据多个子算法中各子算法的第一配置信息以及表示各子算法之间组合连接关系的第一组合配置信息,配置可重构处理器,以实现安全算法。本发明还提供了一种使用可重构处理器实现解密算法的方法、使用可重构处理器实现安全算法的系统、使用可重构处理器实现解密算法的系统、计算机系统。根据本发明实施例,使用各子算法的第一配置信息以及表示各子算法之间组合连接关系的第一组合配置信息,配置可重构处理器,可以保障安全算法的安全性、保障安全算法实现过程的安全性以及可以防范敏感数据管理上的安全风险和侧信道攻击的风险,具有极高的安全性。
-
公开(公告)号:CN108345563B
公开(公告)日:2019-04-16
申请号:CN201710559718.8
申请日:2017-07-10
Applicant: 清华大学无锡应用技术研究院
IPC: G06F15/78
Abstract: 本公开实施例提供了可重构计算阵列的配置方法和系统。所述可重构计算阵列包括多个算子,对所述可重构计算阵列进行配置包括对所述可重构计算阵列中的算子进行配置,所述方法包括:从控制寄存器读取算法索引值,所述算法索引值指示用于对所述可重构计算阵列进行配置的信息;获取与所述算法索引值相对应的至少一个第一索引值,所述第一索引值对应于一种算子配置信息;根据所述至少一个第一索引值,获取相应的算子配置信息;以及根据所获取的算子配置信息对所述多个算子中的相应的算子进行配置。利用本公开实施例,能够提高可重构计算阵列的配置效率。
-
公开(公告)号:CN108616348A
公开(公告)日:2018-10-02
申请号:CN201810364457.9
申请日:2018-04-19
Applicant: 清华大学无锡应用技术研究院
Abstract: 本发明提供了一种使用可重构处理器实现安全算法的方法,包括:确定用于构建安全算法的多个子算法;以及根据多个子算法中各子算法的第一配置信息以及表示各子算法之间组合连接关系的第一组合配置信息,配置可重构处理器,以实现安全算法。本发明还提供了一种使用可重构处理器实现解密算法的方法、使用可重构处理器实现安全算法的系统、使用可重构处理器实现解密算法的系统、计算机系统。根据本发明实施例,使用各子算法的第一配置信息以及表示各子算法之间组合连接关系的第一组合配置信息,配置可重构处理器,可以保障安全算法的安全性、保障安全算法实现过程的安全性以及可以防范敏感数据管理上的安全风险和侧信道攻击的风险,具有极高的安全性。
-
-
-
-
-
-
-
-
-