-
公开(公告)号:CN101976541B
公开(公告)日:2013-04-17
申请号:CN201010537489.8
申请日:2010-11-04
Applicant: 友达光电股份有限公司
IPC: G09G3/20
Abstract: 显示面板驱动方法包含同时以一第一驱动态样与一第二驱动态样驱动一显示面板上的每一横列像素晶体管组各自所包含的多个第一像素晶体管、第二像素晶体管、第三像素晶体管及第四像素晶体管。实施第一驱动态样与第二驱动态样代表以不同的顺序提供主像素驱动信号给各像素晶体管中包含的主像素晶体管及提供子像素驱动信号给各像素晶体管中包含的子像素晶体管。
-
公开(公告)号:CN102346321A
公开(公告)日:2012-02-08
申请号:CN201110271363.5
申请日:2011-09-06
Applicant: 友达光电股份有限公司
IPC: G02F1/13 , G02F1/1333
Abstract: 本发明提供一种显示面板及显示面板的母板的切割方法。显示面板的母板的基板上预先设置有至少一第一连接区与至少一第二连接区,并可视需求选择沿第一预定切割线切割基板与对向基板以形成窄边框(小尺寸)的第一显示面板单元,或是选择沿第二预定切割线切割基板与对向基板以形成宽边框(大尺寸)的第二显示面板单元。
-
公开(公告)号:CN101813862B
公开(公告)日:2012-01-04
申请号:CN201010176605.8
申请日:2010-05-10
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1339
Abstract: 一种液晶显示面板,包括主动组件阵列基板、对向基板、多个间隙物及液晶层。主动组件阵列基板具有多组限位结构,各组限位结构包括第一与第二限位图案。对向基板配置于主动组件阵列基板上方。多个间隙物配置于对向基板上,间隙物朝向主动组件阵列基板突出,并延伸至第一与第二限位图案旁,各间隙物的位移仅受到第一限位图案或第二限位图案限制,第一限位图案仅限制部分间隙物沿第一方向范围的位移,而第二限位图案仅限制部分间隙物沿第二方向范围的位移,且第一方向范围与第二方向范围不同。液晶层配置于主动组件阵列基板与对向基板之间。本发明的液晶显示面板能限制间隙物的位移,避免液晶显示面板被按压或受应力时造成两基板之间发生错位。
-
公开(公告)号:CN101916019B
公开(公告)日:2011-11-09
申请号:CN201010247284.6
申请日:2010-08-05
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368 , H01L27/02 , H01L29/92
Abstract: 本发明提供一种液晶显示面板、像素阵列基板及其像素结构。该像素结构包括至少一第一子像素电极、至少一第二子像素电极、至少一公共线、至少一电性连接至第一子像素电极的第一晶体管以及至少一电性连接至第二子像素电极的第二晶体管。公共线分别与第一子像素电极与第二子像素电极重叠耦合构成第一储存电容与第二储存电容,其中第二储存电容的电容值大于第一储存电容的电容值。第一晶体管的第一调整电容的电容值大于第二晶体管的第二调整电容的电容值。
-
公开(公告)号:CN101916019A
公开(公告)日:2010-12-15
申请号:CN201010247284.6
申请日:2010-08-05
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368 , H01L27/02 , H01L29/92
Abstract: 本发明提供一种液晶显示面板、像素阵列基板及其像素结构。该像素结构包括至少一第一子像素电极、至少一第二子像素电极、至少一公共线、至少一电性连接至第一子像素电极的第一晶体管以及至少一电性连接至第二子像素电极的第二晶体管。公共线分别与第一子像素电极与第二子像素电极重叠耦合构成第一储存电容与第二储存电容,其中第二储存电容的电容值大于第一储存电容的电容值。第一晶体管的第一调整电容的电容值大于第二晶体管的第二调整电容的电容值。
-
公开(公告)号:CN101813862A
公开(公告)日:2010-08-25
申请号:CN201010176605.8
申请日:2010-05-10
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1339
Abstract: 一种液晶显示面板,包括主动组件阵列基板、对向基板、多个间隙物及液晶层。主动组件阵列基板具有多组限位结构,各组限位结构包括第一与第二限位图案。对向基板配置于主动组件阵列基板上方。多个间隙物配置于对向基板上,间隙物朝向主动组件阵列基板突出,并延伸至第一与第二限位图案旁,各间隙物的位移仅受到第一限位图案或第二限位图案限制,第一限位图案仅限制部分间隙物沿第一方向范围的位移,而第二限位图案仅限制部分间隙物沿第二方向范围的位移,且第一方向范围与第二方向范围不同。液晶层配置于主动组件阵列基板与对向基板之间。本发明的液晶显示面板能限制间隙物的位移,避免液晶显示面板被按压或受应力时造成两基板之间发生错位。
-
公开(公告)号:CN100449393C
公开(公告)日:2009-01-07
申请号:CN200510066175.3
申请日:2005-04-21
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/133 , H01L29/786
Abstract: 一种像素结构,包括主动元件、像素电极、下电极、多个上电极、第一介电层以及第二介电层。其中,像素电极与主动元件电性连接,下电极配置于像素电极下方,而上电极配置于下电极与像素电极之间,且上电极与像素电极电性连接。上电极与下电极重叠的总面积为A,而像素电极与每一上电极重叠的部分包括接触区以及备用区,且备用区的总面积为B。另外,第一介电层配置于下电极与上电极之间,而第二介电层配置于上电极与像素电极之间,其中第一介电层的介电常数与厚度分别为ε1、d1,而第二介电层的介电常数与厚度分别为ε2、d2,且0.5<(ε1·d2·A)/(ε2·d1·B)<1.5。
-
公开(公告)号:CN100380662C
公开(公告)日:2008-04-09
申请号:CN200510003834.9
申请日:2005-01-12
Applicant: 友达光电股份有限公司
Abstract: 一种薄膜晶体管数组基板及其修补方法,其中薄膜晶体管数组基板包括一基板、多条扫描配线、多条资料配线、多条共享配线与多个画素单元。扫描配线与数据配线是于基板上划分出多个画素区域,而每一画素单元是位于画素区域其中之一内。每一画素单元包括一薄膜晶体管、一画素电极、一上电极以及一导线,其中薄膜晶体管是耦接至其所对应的扫描配线与数据配线,画素电极是配置于其所对应的共享配线的上方,并耦接至薄膜晶体管,上电极是位于画素电极与其所对应的共享配线之间,而导线是配置于共享配线外,并耦接于上电极与画素电极之间。通过由此薄膜晶体管数组基板可对多种不同型态的瑕疵画素单元进行修补。
-
公开(公告)号:CN100354739C
公开(公告)日:2007-12-12
申请号:CN200510074798.5
申请日:2005-06-03
Applicant: 友达光电股份有限公司
Abstract: 一种像素结构,电性连接于一扫描线以及一数据线,此像素结构包括一有源组件、一第一像素电极、一第二像素电极、一电容耦合电极以及一电荷释放组件。其中,有源组件电性连接于扫描线以及数据线。第一像素电极通过有源组件电性连接于数据线。第二像素电极与第一像素电极电性绝缘。电容耦合电极配置于第二像素电极下方,且电容耦合电极通过有源组件电性连接于数据线。电荷释放组件则电性连接于第二像素电极。前述的像素结构可有效解决图像残留的问题。本发明另提供一种能够避免图像残留的有源组件阵列基板。
-
公开(公告)号:CN214954418U
公开(公告)日:2021-11-30
申请号:CN202121127609.7
申请日:2021-05-24
Applicant: 友达光电股份有限公司
IPC: G02F1/1333 , G02F1/1347
Abstract: 本实用新型提出一种显示装置。显示装置包含相叠设的第一基板、第二基板及第三基板以及夹设其间的第一胆固醇液晶层及第二胆固醇液晶层。第一基板具有第一顶面,第一顶面具有第一侧边;其中第一顶面上沿第一侧边设置有至少一第一接点。第二基板具有第二顶面,其具有平行于第一侧边的第二侧边;其中第一顶面承载有第一接点的部分突伸于第二侧边之外。第二顶面上沿第二侧边设置有至少一第二接点;第三基板具有平行于该第一侧边的一第三侧边,第二顶面承载有该第二接点的部分突伸于该第三侧边之外。
-
-
-
-
-
-
-
-
-