-
公开(公告)号:CN108153274B
公开(公告)日:2020-07-03
申请号:CN201711116439.0
申请日:2017-11-13
Applicant: 北京全路通信信号研究设计院集团有限公司
IPC: G05B23/02
Abstract: 本申请提供了一种安全输入动态采样电路,包括:整流电路,与输入信号连接,将输入信号转换为直流信号;稳压电路,与所述整流电路连接,控制所述直流信号的电压幅值;采样电路,包括第一输入端、第二输入端和采样端,所述第一输入端接收输入信号,第二输入端接收采样控制信号,从所述采样端采集与所述第一输入端相对应的直流信号。通过比较采样端的信号与第二输入端信号是否一致来判定铁路系统的输入信号,降低了危险侧信号被误判的概率。
-
公开(公告)号:CN107942781A
公开(公告)日:2018-04-20
申请号:CN201711116457.9
申请日:2017-11-13
Applicant: 北京全路通信信号研究设计院集团有限公司
IPC: G05B19/042
Abstract: 本申请提供了一种安全系统的双CPU同步方法和装置,该装置包括第一逻辑门电路和第二逻辑门电路;第一CPU的输出端连接到第一逻辑门电路的第一输入端和第二逻辑门电路的第一输入端,第二CPU的输出端连接到第一逻辑门电路的第二输入端和第二逻辑门电路的第二输入端,第一逻辑门电路和第二逻辑门电路的输出端分别连接到第一CPU的输入端和第二CPU的输入端;第一逻辑门电路和第二逻辑门电路响应于来自双CPU的同步信号而分别输出信号至双CPU,以便双CPU根据分别来自两个逻辑门电路的输出信号来判定是否同步。直接使用硬件信号量完成双CPU同步,提高双CPU的同步效率,简化程序设计,并且同步延迟小,可靠性高。
-
公开(公告)号:CN116238569B
公开(公告)日:2024-09-06
申请号:CN202310295214.5
申请日:2023-03-23
Applicant: 北京全路通信信号研究设计院集团有限公司 , 中国铁路通信信号股份有限公司
IPC: B61L27/33
Abstract: 本发明实施例公开了一种主备平台切换方法、装置、设备、系统及介质。该方法包括:按照预设周期采用至少两种方式获取不同系统平台的状态信息;其中所述预设周期小于所述系统平台的调度周期;其中,所述系统平台包括主系平台和备系平台;所述状态信息包括主备状态和故障等级;根据各所述系统平台的状态信息,控制生成主备切换信息;根据所述主备切换信息,控制各所述系统平台进行主备状态切换。上述方案,以兼顾系统平台主备状态切换的安全性和可靠性。
-
公开(公告)号:CN118250120A
公开(公告)日:2024-06-25
申请号:CN202410674743.0
申请日:2024-05-29
Applicant: 北京全路通信信号研究设计院集团有限公司
IPC: H04L12/40
Abstract: 本公开涉及轨道通信技术领域,特别涉及一种用于列车自动运行系统的CAN数据接收方法及装置。当CAN0或CAN1通道任何一个数据包数大于0,通过比较CAN0包数与CAN1包数检测CAN通道通信,并收取数据;对收取的数据识别CAN ID流水号,并与想要收取流水号进行比较;根据流水号比较结果进行数据包接收。本公开设计充分利用了两条CAN通道通信的冗余作用,分别识别冗余通道中同一种数据的CAN ID流水号,与想要收取该种数据流水号进行比较,正确则收入,判断异常作扔包或保留处理。充分利用了冗余传输的作用,保证收入的每一包数据都是对两条通信通道里的数据进行过类型、流水号核查的,确保数据的准确和连续。
-
公开(公告)号:CN116318112A
公开(公告)日:2023-06-23
申请号:CN202310188267.7
申请日:2023-02-22
Applicant: 北京全路通信信号研究设计院集团有限公司 , 中国铁路通信信号股份有限公司
IPC: H03K19/0175 , H04B1/40 , H04L69/08
Abstract: 本发明提供了一种通信系统的信号转换电路及转化方法,其中所述信号转换电路包括差分变换电路、分路电路、滞回比较电路和电源基准电路,其中,所述差分变换电路,用于对从第一外部设备接收的数据信号、发送给MVBC的数据信号进行差分变换;所述分路电路,用于对差分变换电路的输出差分变换信号进行分路,形成发送给滞回比较电路的第一路信号和发送给第二外部设备的第二路信号;所述滞回比较电路,用于对分路电路分出的第一路信号转化为0或1的比特值,并输入到差分变换电路中;电源基准电路,用于向所述滞回比较电路提供基准电压。本发明能够根据现场实际电压波形质量的变化来动态调整电路的电压波形判断标准,提高了适用性。
-
公开(公告)号:CN116238569A
公开(公告)日:2023-06-09
申请号:CN202310295214.5
申请日:2023-03-23
Applicant: 北京全路通信信号研究设计院集团有限公司 , 中国铁路通信信号股份有限公司
IPC: B61L27/33
Abstract: 本发明实施例公开了一种主备平台切换方法、装置、设备、系统及介质。该方法包括:按照预设周期采用至少两种方式获取不同系统平台的状态信息;其中所述预设周期小于所述系统平台的调度周期;其中,所述系统平台包括主系平台和备系平台;所述状态信息包括主备状态和故障等级;根据各所述系统平台的状态信息,控制生成主备切换信息;根据所述主备切换信息,控制各所述系统平台进行主备状态切换。上述方案,以兼顾系统平台主备状态切换的安全性和可靠性。
-
公开(公告)号:CN114397805B
公开(公告)日:2022-08-09
申请号:CN202210296627.0
申请日:2022-03-24
Applicant: 北京全路通信信号研究设计院集团有限公司
IPC: G05B9/03
Abstract: 本发明提供了一种二取二安全采集输入信号的方法及系统,所述方法为逻辑单元一和逻辑单元二采集信号前自检,然后逻辑单元一和逻辑单元二根据自检结果判断采集电路一和采集电路二的硬件是否故障,若故障,则导向安全报告错误,若无故障,则输出单元输出输入信号,保护电路一和保护电路二分别接收输入信号,然后采集电路一从保护电路一中采集输入信号,采集电路二从保护电路二中采集输入信号。本发明使用自检功能可以检测输入硬件电路故障;使用二取二安全输入系统,提高安全输入电路系统的安全性;使用多频率脉冲激励动态采集可以提高抗干扰能力;使用可编码的脉冲激励可以实时检测硬件电路故障,保障时效性,又提高了可读性。
-
公开(公告)号:CN107942781B
公开(公告)日:2020-05-22
申请号:CN201711116457.9
申请日:2017-11-13
Applicant: 北京全路通信信号研究设计院集团有限公司
IPC: G05B19/042
Abstract: 本申请提供了一种安全系统的双CPU同步方法和装置,该装置包括第一逻辑门电路和第二逻辑门电路;第一CPU的输出端连接到第一逻辑门电路的第一输入端和第二逻辑门电路的第一输入端,第二CPU的输出端连接到第一逻辑门电路的第二输入端和第二逻辑门电路的第二输入端,第一逻辑门电路和第二逻辑门电路的输出端分别连接到第一CPU的输入端和第二CPU的输入端;第一逻辑门电路和第二逻辑门电路响应于来自双CPU的同步信号而分别输出信号至双CPU,以便双CPU根据分别来自两个逻辑门电路的输出信号来判定是否同步。直接使用硬件信号量完成双CPU同步,提高双CPU的同步效率,简化程序设计,并且同步延迟小,可靠性高。
-
-
-
-
-
-
-