-
公开(公告)号:CN1279470C
公开(公告)日:2006-10-11
申请号:CN02806341.4
申请日:2002-03-19
Applicant: 索尼计算机娱乐公司
IPC: G06F15/177 , G06F15/16 , G06F15/167 , G06F9/445
CPC classification number: G06F9/4843
Abstract: 提供一种用于宽带网络上的高速处理的计算机体系结构和编程模型。该体系结构使用一致的模块化结构,公用计算模块和统一的软件单元。公用计算模块包括控制处理器,多个处理单元,由处理单元处理其程序的多个局部存储器,直接存储器存取控制器和共享主存储器。还提供了一种用于协调处理单元从共享主存储器读数据和向其写数据的同步系统和方法。提供了硬件沙箱结构,用于确保处理单元正在处理的程序中间的数据不会被破坏。
-
公开(公告)号:CN1279469C
公开(公告)日:2006-10-11
申请号:CN02806343.0
申请日:2002-03-19
Applicant: 索尼计算机娱乐公司
IPC: G06F15/167 , G06F15/16 , G06F15/177 , G06F12/14 , G06T1/20
CPC classification number: G06F12/0815 , G06F9/544 , G06F21/79 , H04L69/12
Abstract: 提供一种用于宽带网络上的高速处理的计算机体系结构和编程模型。该体系结构使用一致的模块化结构、公用计算模块和统一的软件单元。公用计算模块包括一个控制处理器、多个处理单元、处理单元从其处理程序的多个局部存储器、一个直接存储器存取控制器和一个共享的主存储器。还提供了一种用于协调处理单元从/向共享的主存储器进行数据读/写的同步系统和方法。提供了硬件沙箱结构,用于确保处理单元正在处理的程序之间的数据不会被破坏。统一的软件单元包含数据和应用程序并被构造为通过任何网络处理器进行处理。
-
公开(公告)号:CN1771486A
公开(公告)日:2006-05-10
申请号:CN200580000188.9
申请日:2005-04-21
Applicant: 索尼计算机娱乐公司
Inventor: 山崎刚
CPC classification number: G06F17/5045
Abstract: 提供一种设计集成电路处理器的结构和方法,其包括识别将为处理器建立的定制设计的可重用部分。该处理器被定制设计为满足特定性能标准。这样的定制设计包括定制设计用于可重用部分的宏、指定每个宏的实例数量、提供用于宏的互连、以及组装定制设计的宏。
-
公开(公告)号:CN1643545A
公开(公告)日:2005-07-20
申请号:CN03805720.4
申请日:2003-03-11
Applicant: 索尼计算机娱乐公司
IPC: G06T15/00
CPC classification number: G06F9/5083 , G06F9/5066 , G06F2209/501 , G06T1/20 , G06T15/005 , G06T2210/52 , G09G5/393 , G09G2360/121
Abstract: 一种系统包括几何处理器(502、504、506)和图形处理器(508、510、512)。通信信道(514)允许几何处理器与图形处理器之间的通信。控制处理器(524)可以通过通信信道与几何处理器和图形处理器进行通信。提供一种在计算机系统中处理图形数据的方法以确定几何处理器和图形处理器是否被有效地利用。如果必要的话,选择性地分配或不分配一个或多个几何处理器和图形处理器,以便在执行图形任务时提高图形处理电路的效率。
-
公开(公告)号:CN1985243B
公开(公告)日:2011-07-06
申请号:CN200580017674.1
申请日:2005-05-30
IPC: G06F12/08
CPC classification number: G06F12/0844 , G06F12/0862 , G06F12/0864 , G06F2212/6024
Abstract: 次要纹理高速缓存由数个纹理单元公用,和存储主存储器中的一部分数据。高速缓存控制CPU按照数个纹理单元的高速缓存未命中控制从主存储器到次要纹理高速缓存的重新装填操作,以便抑制次要纹理高速缓存中颠簸的出现。当数个操作单元以预定时间差访问相同存储器地址时,高速缓存控制CPU抑制重新装填操作的发生。
-
公开(公告)号:CN101326501B
公开(公告)日:2010-12-15
申请号:CN200780000633.0
申请日:2007-01-11
IPC: G06F12/10
CPC classification number: G06F12/1475 , G06F12/1081
Abstract: 提供一种存取技术,在从周边设备对处理器的存储器进行存取中,可以追求高效率并实现安全性。地址变换单元(14)包括地址变换表,该地址变换表用于将有效地址变换为物理地址。地址变换表在处理器单元(10)的存储器中将分配给各个周边设备(30)的区域的有效地址、和被提供了对该有效地址的存取许可的存取源识别信息相关联地存储。在从周边设备(30)被存取时,地址变换单元(14)以存取请求分组中所包含的、可唯一地识别该周边设备(30)的设备识别信息,和地址变换表中的、与由该地址请求分组所指定的有效地址对应的存取源识别信息一致作为条件,决定对于该有效地址的存取许可。
-
公开(公告)号:CN1771486B
公开(公告)日:2012-02-22
申请号:CN200580000188.9
申请日:2005-04-21
Applicant: 索尼计算机娱乐公司
Inventor: 山崎刚
CPC classification number: G06F17/5045
Abstract: 提供一种设计集成电路处理器的结构和方法,其包括识别将为处理器建立的定制设计的可重用部分。该处理器被定制设计为满足特定性能标准。这样的定制设计包括定制设计用于可重用部分的宏、指定每个宏的实例数量、提供用于宏的互连、以及组装定制设计的宏。
-
公开(公告)号:CN1947092B
公开(公告)日:2010-05-26
申请号:CN200580012488.9
申请日:2005-04-21
Applicant: 索尼计算机娱乐公司
Inventor: 山崎刚
IPC: G06F9/38
CPC classification number: G06F9/3885 , G06F9/30036 , G06F9/3012 , G06F9/3822 , G06F9/3851 , G06F17/5045
Abstract: 提供一种用于多处理器流水线并行性的方法和装置,其中的具有模块化组织结构的处理器包括至少一个本地存储器,可操作用于存储数据和用于执行的指令;至少一个功能单元,可操作用于对本地存储器所提供的数据执行指令;以及至少一个发布逻辑单元,可操作用于将该本地存储器所提供的指令转换为用于执行该指令的功能单元的操作。每个这种发布逻辑单元可操作用于根据一个公共的指令集来控制一个或多个功能单元对指令的执行。
-
公开(公告)号:CN100549984C
公开(公告)日:2009-10-14
申请号:CN200580043012.1
申请日:2005-12-14
Applicant: 索尼计算机娱乐公司
Inventor: 山崎刚
IPC: G06F12/10
CPC classification number: G06F12/1036 , G06F12/10 , G06F12/1081 , G06F12/109 , G06F2212/651 , G06F2212/652
Abstract: 本发明提供如下方法和装置:使用外部地址的第一部分作为指针以选择段表中的多个条目之一,所述段表的每个条目代表存储器的不同段;使用所述段表的所选择条目的至少一部分作为指向页表中多个条目的一个或多个的参考,所述页表中的每个条目包括在所述存储器中的物理地址的至少一部分,并且属于代表在所述存储器的所选择段中的页的条目组;以及使用所述外部地址的第二部分作为指向所述页表中条目之一的指针,以针对所述外部地址获得到所述存储器的至少部分翻译的物理地址。
-
公开(公告)号:CN101080701A
公开(公告)日:2007-11-28
申请号:CN200580043012.1
申请日:2005-12-14
Applicant: 索尼计算机娱乐公司
Inventor: 山崎刚
IPC: G06F12/10
CPC classification number: G06F12/1036 , G06F12/10 , G06F12/1081 , G06F12/109 , G06F2212/651 , G06F2212/652
Abstract: 本发明提供如下方法和装置:使用外部地址的第一部分作为指针以选择段表中的多个条目之一,所述段表的每个条目代表存储器的不同段;使用所述段表的所选择条目的至少一部分作为指向页表中多个条目的一个或多个的参考,所述页表中的每个条目包括在所述存储器中的物理地址的至少一部分,并且属于代表在所述存储器的所选择段中的页的条目组;以及使用所述外部地址的第二部分作为指向所述页表中条目之一的指针,以针对所述外部地址获得到所述存储器的至少部分翻译的物理地址。
-
-
-
-
-
-
-
-
-