-
公开(公告)号:CN1893066A
公开(公告)日:2007-01-10
申请号:CN200610091115.1
申请日:2006-06-30
Applicant: 精工爱普生株式会社
Abstract: 本发明提供一种细长的集成电路装置及包括该集成电路装置的电子设备,该集成电路装置(10)包括:焊盘PDx;以及形成为长方形区域,并和上述焊盘电连接的静电保护元件。以焊盘的排列方向与静电保护元件ESDx所形成区域的长边方向平行,并与静电保护元件ESDx的一部分或者全部重叠的方式,在该静电保护元件的上层配置焊盘PDx。
-
公开(公告)号:CN1893065A
公开(公告)日:2007-01-10
申请号:CN200610091111.3
申请日:2006-06-30
Applicant: 精工爱普生株式会社
Abstract: 本发明的目的在于,提供一种纤细的细长集成电路装置以及包括其的电子设备。集成电路装置(10)包括:第一晶体管NTr1和第二晶体管PTr1,它们推挽连接在第一电源线和第二电源线之间,用于根据电荷泵动作向其连接节点ND输出第一电源线和第二电源线中任一条的电压;以及焊盘PD,其与连接节点ND电连接的同时,与一端被施加给定的电压的加速电容器的另一端电连接。以与第一晶体管NTr1和第二晶体管PTr1中至少一个的一部分或全部重叠的方式,在该第一晶体管NTr1和第二晶体管PTr1中的至少一个的上层配置焊盘PD。
-
公开(公告)号:CN1893064A
公开(公告)日:2007-01-10
申请号:CN200610091109.6
申请日:2006-06-30
Applicant: 精工爱普生株式会社
IPC: H01L27/00 , H01L23/522 , G09G3/20 , G09G3/36 , G11C7/00
CPC classification number: H01L23/552 , G11C5/063 , H01L24/49 , H01L2224/49175 , H01L2924/00014 , H01L2924/01019 , H01L2924/01037 , H01L2924/01066 , H01L2924/14 , H01L2924/19041 , H01L2924/3025 , H01L2224/45099
Abstract: 本发明提供可灵活进行电路配置,并能实现效率良好的布局的集成电路装置及包含该集成电路装置的电子设备。其中,集成电路装置包括显示存储器,在形成有多条位线BL、/BL的金属布线层ALC上形成向多个存储器单元MC供给第一电源电压VSS的多条第一电源供给布线VSSL1、VSSL2,在形成有多条字线WL的金属布线层ALB上形成向多个存储器单元MC供给电压高于第一电源电压VSS的第二电源电压VDD的第二电源供给布线VDDL,在多条位线BL、/BL的上层形成多条位线保护用布线SHD1,多条位线的各条和多条位线保护用布线的各条包括在俯视图上相互重叠的区域,在多条位线保护用布线的上层形成向显示存储器之外的电路供给电压高于所述第二电源电压的第三电源电压的第三电源供给布线GL。
-
公开(公告)号:CN1892795A
公开(公告)日:2007-01-10
申请号:CN200610091113.2
申请日:2006-06-30
Applicant: 精工爱普生株式会社
CPC classification number: G11C5/025 , G09G3/3688 , G09G2300/0426 , G09G2310/027
Abstract: 本发明提供一种可以实现电路面积的缩小或设计的效率化的集成电路装置以及电子设备。该集成电路装置包括,第一至第N电路块CB1至CBN,当从集成电路装置的短边第一边向相对的第三边去的第一方向设为D1,将从集成电路装置的长边第二边向相对的第四边去的第二方向设为D2时,所述第一至第N电路块CB1至CBN沿D1方向配置。第一至第N电路块CB1至CBN包括,至少一个存储块MB,用于存储图像数据;以及,至少一个数据驱动块DB,用于驱动数据线。存储块MB包括存储单元阵列,行地址译码器RD以及读出放大器块SB。行地址译码器RD配置成其长边方向沿D1方向,读出放大器块SAB配置成其长边方向沿D2方向。
-
公开(公告)号:CN1892750A
公开(公告)日:2007-01-10
申请号:CN200610090319.3
申请日:2006-06-29
Applicant: 精工爱普生株式会社
CPC classification number: G09G3/3688 , G09G3/3696 , G09G5/395 , G09G2300/0408 , G09G2310/027
Abstract: 本发明的目的在于,提供一种灵活地进行电路的配置、并可以进行效率高的布局的集成电路装置以及搭载其的电子设备。集成电路装置包括显示存储器,该显示存储器对显示在具有多条扫描线和多条数据线的显示面板上的数据中的至少相当于1像素的数据进行储存。显示存储器包括多条字线WL、多条位线BL、多个存储器单元MC、以及数据读出控制电路(150、152)。数据读出控制电路(150、152)在水平扫描驱动显示面板的一个水平扫描期间1H,将对应于多条数据线的像素的数据分成N(N为大于等于2的整数)次读出并控制。
-
公开(公告)号:CN100557678C
公开(公告)日:2009-11-04
申请号:CN200610091108.1
申请日:2006-06-30
Applicant: 精工爱普生株式会社
CPC classification number: G09G3/3688 , G09G2310/0267 , G09G2310/027
Abstract: 本发明提供一种可实现缩小电路面积及提高设计效率的集成电路装置、以及电子设备。以从作为集成电路装置的短边的第一边朝向对面的第三边的方向为第一方向(D1)、以从作为集成电路装置的长边的第二边朝向对面的第四边的方向为第二方向(D2)时,集成电路装置包括沿着所述D1方向配置的第一~第N电路块(CB1~CBN)。电路块(CB1~CBN)包括:用于存储图像数据的至少一个存储块(MB)、以及用于驱动数据线的至少一个数据驱动块(DB)。沿着所述D1方向邻接配置存储块(MB)和数据驱动块(DB)。
-
公开(公告)号:CN100498917C
公开(公告)日:2009-06-10
申请号:CN200610090329.7
申请日:2006-06-29
Applicant: 精工爱普生株式会社
Abstract: 本发明提供能够实现电路面积缩小化的集成电路装置及电子设备。集成电路装置包括用于驱动数据线的数据驱动块,数据驱动块包括多个子像素驱动单元,各个子像素驱动单元输出与一个子像素的图像数据对应的数据信号。在将沿着子像素驱动单元长边的方向设为D1方向、将与D1方向正交的方向设为D2方向的时候,在数据驱动块中,沿着D1方向配置多个子像素驱动单元,同时,沿着D2方向配置多个子像素驱动单元。在数据驱动块的D2方向一侧配置有焊盘。而且,排列替换配线区用于排列替换子像素驱动单元的引出线的排列顺序,设置在子像素驱动单元的配置区上。
-
公开(公告)号:CN100446080C
公开(公告)日:2008-12-24
申请号:CN200610090330.X
申请日:2006-06-29
Applicant: 精工爱普生株式会社
Abstract: 本发明提供一种能够实现电路面积缩小化的集成电路装置、电子设备。集成电路装置包括:第一~第N电路块CB1~CBN、沿第四边设置在第一~第N电路块CB1~CBN的D2方向侧的第一接口区域(12)、以及沿第二边设置在第一~第N电路块的D4方向侧的第二接口区域(14)。在邻接的电路块之间,在第I层下层的配线层上形成的局部线LLG作为信号线及电源线两者中的至少一种被配线。在不邻接的电路块间,在第I层及其上层的配线层形成的全局线GLG、GLD作为信号线及电源线两者中的至少一种,沿D1方向配线在介于不邻接的电路块间的电路块上。
-
公开(公告)号:CN1892797A
公开(公告)日:2007-01-10
申请号:CN200610091121.7
申请日:2006-06-30
Applicant: 精工爱普生株式会社
CPC classification number: G09G3/20 , G09G2300/0426 , H01L27/12
Abstract: 本发明提供一种可以缩小电路面积、提高设计效率的集成电路装置、电子设备。集成电路装置包括第一~第N电路块CB1~CBN,其在以从集成电路装置的短边即第一边朝向对面的第三边的方向为第一方向D1、以从集成电路装置的长边即第二边朝向面对的第四边的方向为第二方向D2时,沿D1方向配置。电路块CB1~CBN包括扫描驱动块SB、电源电路块PB、以及数据驱动块DB和存储块MB。数据驱动块DB和存储块MB沿D1方向邻接配置,电源电路块PB配置在扫描驱动块SB、数据驱动块DB及存储块MB之间。
-
公开(公告)号:CN1892796A
公开(公告)日:2007-01-10
申请号:CN200610091117.0
申请日:2006-06-30
Applicant: 精工爱普生株式会社
CPC classification number: G09G3/20 , G09G3/3611 , G09G2300/0426 , G09G2310/027 , G09G2310/0278 , G09G2310/08
Abstract: 本发明的目的在于提供一种灵活地进行电路的配置、并可以进行效率高的布置的集成电路装置以及组装有该装置的电子设备。集成电路装置包括:RAM块(200),其包括多条字线WL、多条位线BL、多个存储单元MC、字线控制电路(240)、以及数据读出控制电路(240、250);以及数据线驱动块(100),其根据从RAM块(200)提供的数据对显示面板(10)的多个数据线组进行驱动。数据读出控制电路(240、250)在水平驱动显示面板的一个水平扫描期间1H,将对应于多条数据线的像素的数据分成N(N为大于等于2的整数)次读出控制。数据线驱动块包括第一~第N分割数据线驱动块(100A、100B),它们分别驱动多个数据线组中的不同的数据线组,第一~第N分割数据线驱动块(100A、100B)的每一个沿着多条位线BL延伸的第一方向X配置。
-
-
-
-
-
-
-
-
-