-
公开(公告)号:CN1893065A
公开(公告)日:2007-01-10
申请号:CN200610091111.3
申请日:2006-06-30
Applicant: 精工爱普生株式会社
Abstract: 本发明的目的在于,提供一种纤细的细长集成电路装置以及包括其的电子设备。集成电路装置(10)包括:第一晶体管NTr1和第二晶体管PTr1,它们推挽连接在第一电源线和第二电源线之间,用于根据电荷泵动作向其连接节点ND输出第一电源线和第二电源线中任一条的电压;以及焊盘PD,其与连接节点ND电连接的同时,与一端被施加给定的电压的加速电容器的另一端电连接。以与第一晶体管NTr1和第二晶体管PTr1中至少一个的一部分或全部重叠的方式,在该第一晶体管NTr1和第二晶体管PTr1中的至少一个的上层配置焊盘PD。
-
公开(公告)号:CN1892795A
公开(公告)日:2007-01-10
申请号:CN200610091113.2
申请日:2006-06-30
Applicant: 精工爱普生株式会社
CPC classification number: G11C5/025 , G09G3/3688 , G09G2300/0426 , G09G2310/027
Abstract: 本发明提供一种可以实现电路面积的缩小或设计的效率化的集成电路装置以及电子设备。该集成电路装置包括,第一至第N电路块CB1至CBN,当从集成电路装置的短边第一边向相对的第三边去的第一方向设为D1,将从集成电路装置的长边第二边向相对的第四边去的第二方向设为D2时,所述第一至第N电路块CB1至CBN沿D1方向配置。第一至第N电路块CB1至CBN包括,至少一个存储块MB,用于存储图像数据;以及,至少一个数据驱动块DB,用于驱动数据线。存储块MB包括存储单元阵列,行地址译码器RD以及读出放大器块SB。行地址译码器RD配置成其长边方向沿D1方向,读出放大器块SAB配置成其长边方向沿D2方向。
-
公开(公告)号:CN1892750A
公开(公告)日:2007-01-10
申请号:CN200610090319.3
申请日:2006-06-29
Applicant: 精工爱普生株式会社
CPC classification number: G09G3/3688 , G09G3/3696 , G09G5/395 , G09G2300/0408 , G09G2310/027
Abstract: 本发明的目的在于,提供一种灵活地进行电路的配置、并可以进行效率高的布局的集成电路装置以及搭载其的电子设备。集成电路装置包括显示存储器,该显示存储器对显示在具有多条扫描线和多条数据线的显示面板上的数据中的至少相当于1像素的数据进行储存。显示存储器包括多条字线WL、多条位线BL、多个存储器单元MC、以及数据读出控制电路(150、152)。数据读出控制电路(150、152)在水平扫描驱动显示面板的一个水平扫描期间1H,将对应于多条数据线的像素的数据分成N(N为大于等于2的整数)次读出并控制。
-
公开(公告)号:CN1606059A
公开(公告)日:2005-04-13
申请号:CN200410080814.7
申请日:2004-10-09
Applicant: 精工爱普生株式会社
Inventor: 伊藤悟
CPC classification number: G09G3/3677 , G09G3/3611 , G09G2310/0224 , G09G2310/0267
Abstract: 本发明涉及一种显示驱动器,用于至少驱动显示面板的扫描线,显示面板具有多条扫描线、多条数据线、以及多个像素,显示驱动器包括地址生成电路、多个扫描驱动单元和多个重合检测电路。地址生成电路包括扫描顺序存储电路,所述扫描顺序存储电路对应于扫描的顺序储存扫描线地址,并且,所述地址生成电路用于输出储存在所述扫描顺序存储电路中的扫描线地址。多个扫描驱动单元的各个单元用于驱动多条扫描线的各条扫描线。多个重合检测电路的各电路连接到多个扫描驱动单元的各个单元,用于将对互斥地分配给多个扫描驱动单元的各个单元的地址和从地址生成电路输出的扫描线地址进行比较的结果输出给多个扫描驱动单元的各个单元。
-
公开(公告)号:CN1516100A
公开(公告)日:2004-07-28
申请号:CN03108848.1
申请日:1995-11-17
Applicant: 精工爱普生株式会社
CPC classification number: G09G5/399 , G09G3/3625 , G09G3/3681 , G09G3/3692 , G09G2310/0208 , G09G2320/0209 , G09G2320/0247 , G09G2330/021
Abstract: 在采用多线路驱动法的显示装置方面研究了数据线驱动电路及扫描线驱动电路等的结构,提高了显示装置的显示质量。例如,备有2帧的帧存储器(252),按每1帧切换这些存储器的输入输出。在只使用1帧的存储器的情况下,将对应于同时驱动的扫描线数的数据集中起来同时写入。因此能防止显示质量的下降。用ROM(262)构成数据线驱动电路中的译码器。因此能简化数据线驱动电路的结构。在无助于图象显示的期间内使供给各数据线的电压固定。因此能防止交叉失真。在扫描线驱动电路(2200)中,将选择扫描线所必要的数据和确定供给扫描线的电压所必要的数据分开处理。因此能简化扫描线驱动电路的结构。在周期性地改变扫描电压图形的情况下,扫描线驱动电路和数据线驱动电路互相传送有关扫描电压图形的信息。
-
公开(公告)号:CN100555398C
公开(公告)日:2009-10-28
申请号:CN200610090320.6
申请日:2006-06-29
Applicant: 精工爱普生株式会社
Abstract: 本发明提供一种能够实现电路面积缩小的集成电路装置和电子设备。集成电路装置包括:用于驱动数据线的数据驱动块;多个控制晶体管TC1、TC2,各控制晶体管与数据驱动块的各个输出线对应地设置,各控制晶体管由公共控制信号控制;以及焊盘配置区域,配置有用于电气连接数据线和数据驱动块的输出线QL1、QL2的数据驱动器用焊盘P1、P2的。而且,控制晶体管TC1、TC2被配置在焊盘配置区域。
-
公开(公告)号:CN100511405C
公开(公告)日:2009-07-08
申请号:CN200610090328.2
申请日:2006-06-29
Applicant: 精工爱普生株式会社
Abstract: 本发明提供一种能够实现电路面积的缩小的集成电路装置、电子设备。集成电路装置包括多个电路块被宏单元化的驱动器宏单元。驱动器宏单元包括:用于驱动数据线的数据驱动块DB、用于存储图像数据的存储块MB、以及配置有用于电连接数据驱动块DB的输出线和数据线的焊盘的焊盘块PDB。数据驱动块DB和存储块MB沿D1方向配置,焊盘块PDB配置在数据驱动块DB以及存储块MB的D2方向侧。
-
公开(公告)号:CN100505011C
公开(公告)日:2009-06-24
申请号:CN03108849.X
申请日:1995-11-17
Applicant: 精工爱普生株式会社
CPC classification number: G09G5/399 , G09G3/3625 , G09G3/3681 , G09G3/3692 , G09G2310/0208 , G09G2320/0209 , G09G2320/0247 , G09G2330/021
Abstract: 在采用多线路驱动法的显示装置方面研究了数据线驱动电路及扫描线驱动电路的结构,提高了显示质量。该显示装置具有矩阵式面板、扫描线驱动电路及数据线驱动电路,矩阵式面板有多条扫描线、多条数据线及利用扫描信号和数据信号进行驱动的显示元件;扫描线驱动电路选择多条扫描线后施加有选择电压图形的扫描电压;数据线驱动电路根据该图形和表示显示元件通/断的显示数据的比较结果,确定加在数据线上的电压,并将该电压加在数据线上,该显示装置的特征是:扫描线驱动电路具有当同时选择的扫描线数为″h″、扫描线总数为″n″时,存储指定选择的扫描线的数据的(n/h)级移位寄存器,以及对加在扫描线上的电压电平的数据和从该寄存器输出的数据进行译码,且生成表示应驱动的扫描线及驱动电压电平的信号的译码器。
-
公开(公告)号:CN100505008C
公开(公告)日:2009-06-24
申请号:CN03108846.5
申请日:1995-11-17
Applicant: 精工爱普生株式会社
CPC classification number: G09G5/399 , G09G3/3625 , G09G3/3681 , G09G3/3692 , G09G2310/0208 , G09G2320/0209 , G09G2320/0247 , G09G2330/021
Abstract: 在采用多线路驱动法的显示装置方面研究了数据线驱动电路及扫描线驱动电路等的结构,提高了显示装置的显示质量。例如,备有2帧的帧存储器(252),按每1帧切换这些存储器的输入输出。在只使用1帧的存储器的情况下,将对应于同时驱动的扫描线数的数据集中起来同时写入。因此能防止显示质量的下降。用ROM(262)构成数据线驱动电路中的译码器。因此能简化数据线驱动电路的结构。在无助于图象显示的期间内使供给各数据线的电压固定。因此能防止交叉失真。在扫描线驱动电路(2200)中,将选择扫描线所必要的数据和确定供给扫描线的电压所必要的数据分开处理。因此能简化扫描线驱动电路的结构。在周期性地改变扫描电压图形的情况下,扫描线驱动电路和数据线驱动电路互相传送有关扫描电压图形的信息。
-
公开(公告)号:CN100461239C
公开(公告)日:2009-02-11
申请号:CN200610090319.3
申请日:2006-06-29
Applicant: 精工爱普生株式会社
CPC classification number: G09G3/3688 , G09G3/3696 , G09G5/395 , G09G2300/0408 , G09G2310/027
Abstract: 本发明的目的在于,提供一种灵活地进行电路的配置、并可以进行效率高的布局的集成电路装置以及搭载其的电子设备。集成电路装置包括显示存储器,该显示存储器对显示在具有多条扫描线和多条数据线的显示面板上的数据中的至少相当于1像素的数据进行储存。显示存储器包括多条字线WL、多条位线BL、多个存储器单元MC、以及数据读出控制电路(150、152)。数据读出控制电路(150、152)在水平扫描驱动显示面板的一个水平扫描期间1H,将对应于多条数据线的像素的数据分成N(N为大于等于2的整数)次读出并控制。
-
-
-
-
-
-
-
-
-