-
公开(公告)号:CN105843561A
公开(公告)日:2016-08-10
申请号:CN201610262010.1
申请日:2016-04-25
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F3/06
CPC classification number: G06F3/0608 , G06F3/0634 , G06F2003/0691
Abstract: 本发明公开了一种存储空间的缓冲方法,包括:接收数据输入端当前拍输入的待缓冲数据;判断待缓冲数据的个数是否超过当前缓冲行的剩余缓冲个数,待缓冲数据的地址是否与当前缓冲行中的已缓冲数据的地址有冲突;当待缓冲数据的个数不超过当前缓冲行的剩余缓冲个数,且待缓冲数据的地址与当前缓冲行中的已缓冲数据的地址没有冲突时,将待缓冲数据写入当前缓冲行中;否则将待缓冲数据写入下一缓冲行中。通过对缓冲数据的个数和地址进行分析,当待缓冲数据的个数和地址都满足条件时,就将待缓冲数据写入当前缓冲行,这样可以有效地节约存储空间,避免存储空间的浪费,提高了缓冲效率。此外,本发明还公开一种存储空间的缓冲装置。
-
公开(公告)号:CN105721355A
公开(公告)日:2016-06-29
申请号:CN201610066201.0
申请日:2016-01-29
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: H04L12/933 , H04L12/937 , H04L12/947
CPC classification number: H04L49/109 , H04L49/251 , H04L49/254
Abstract: 本发明公开了一种片上网络路由传输报文的方法,包括:接收到报文的头微片时,根据所述头微片中的路由信息的编号,将所述头微片写入对应的输入虚拟信道的缓存队列中;根据所述头微片中的路由信息及当前路由信息,利用路由算法得到所述报文的输出端口;获取所述输出端口空闲的输出虚拟信道,并将所述输出虚拟信道分配给所述报文,并生成输出端口请求;对所述输出端口请求进行仲裁;若仲裁成功,则将所述报文通过所述输出虚拟信道进行数据传输;该方法在虫孔交换机制的基础上引入虚拟信道技术,可以解决虫孔交换机制中产生的报文阻塞问题,且提高物理信道的利用率和整个网络传输的吞吐率;本发明还公开了一种片上网络路由传输报文的系统。
-
公开(公告)号:CN105429896A
公开(公告)日:2016-03-23
申请号:CN201510881872.8
申请日:2015-12-03
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: H04L12/861
CPC classification number: H04L49/90
Abstract: 本发明实施例公开了一种耦合报文信用释放方法及系统,包括:接收报文输出模块发出的报文;判断所述报文是否为耦合报文;若是,则将所述耦合报文中的每种报文按类型缓存,并记录所述耦合报文的报文类型信息;根据所述报文类型信息,判断所述耦合报文的每种报文是否均被各通道报文接收模块读取;若是,则释放一个信用至所述报文输出模块,可见,在本实施例中,只有耦合报文中的每个报文均被读取后,才会释放给报文输出模块一个信用,从而报文输出模块才有一个信用发送下一个耦合报文,从而平衡发送端与接收端的处理能力,不仅资源开销少,而且实现方式简单。
-
公开(公告)号:CN105260679A
公开(公告)日:2016-01-20
申请号:CN201510645938.3
申请日:2015-10-08
Applicant: 浪潮(北京)电子信息产业有限公司
Inventor: 童元满
IPC: G06F21/78
CPC classification number: G06F21/78
Abstract: 本发明实施例公开了一种ASIC芯片实现方法及ASIC芯片,包括:以ASIC芯片对应的RTL代码作为输入,运用逻辑综合工具将芯片功能逻辑综合成反熔丝查找表标准单元网表;将所述网表中的所有反熔丝查找表标准单元,增加统一的编程控制电路;将增加编程控制电路后的网表,基于常规的版图设计流程得出符合目标工艺的GDS版图,并根据所述GDS版图制造硅芯片;以所述硅芯片的编程控制电路的输入端作为编程控制接口,对所述硅芯片中的所有反熔丝查找表标准单元进行编程,本实施例这种在硅后对反熔丝查找表标准单元进行编程的方式,保障芯片的核心逻辑不受木马电路的干扰或破坏,保证核心私密数据的安全存储不被后门电路窃取。
-
公开(公告)号:CN105072048A
公开(公告)日:2015-11-18
申请号:CN201510618012.5
申请日:2015-09-24
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: H04L12/801
Abstract: 本发明公开了一种报文存储调度方法,包括:获取待调度报文;根据预设写入条件,将相同特征信息的所述待调度报文存储在相同的存储阵列中;将所述待调度报文的特征信息与其存储于所述存储阵列中的地址信息的对应关系存储于缓存阵列中;获取各个存储阵列的当前条目信息,所述当前条目信息为用于指示各个存储阵列中的报文是否可以调度进入处理模块的有效位信息组;当所述当前条目信息指示有效时,对应存储阵列中的报文可调度进入所述处理模块;根据预设调度规则,从当前条目信息指示为有效的存储阵列中读取待调度报文进入所述处理模块。本申请解决了相同特征信息的报文在同一时间处理可能出现的阻塞和死锁的问题,具有操作简便、可靠性高的优点。
-
公开(公告)号:CN104536929A
公开(公告)日:2015-04-22
申请号:CN201510018652.2
申请日:2015-01-14
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本发明实施例提供一种物理层初始化方法和客户端,应用于需要进行串行通信的第一客户端和第二客户端之间,所述物理层初始化方法包括:步骤S110,在所述第一客户端和第二客户端处于第一状态时,所述第一客户端和第二客户端进行串行数据位锁定;步骤S120,在所述第一客户端和第二客户端处于第二状态时,所述第一客户端和第二客户端进行通道对齐。本发明中,通过将上述串行数据位锁定过程和通道对齐过程分配到两个不同的状态下进行,并通过述交互互锁机制和超时复位机制,使得需要串行通信的两端能够同时完成相同状态下的操作流程,可保证两端的客户端同时完成物理层初始化,从而提供了一种有效并且可靠的物理层初始化方法。
-
公开(公告)号:CN104461696A
公开(公告)日:2015-03-25
申请号:CN201410814434.5
申请日:2014-12-23
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本发明提出一种仿真结果保存方法,判断是否满足预设的分段保存条件,若是则关闭当前用于保存所述仿真波形和结果的文件,另外生成新的用于保存所述仿真波形和结果的文件。所述方法在保证了所需要的完整信息的同时,又可以根据硬盘容量的限制在不影响仿真继续进行的同时对部分分段的文件进行删除。并且,如果采用对波形和记录文件按时间分段的方式,可以有效地降低查看和调试的复杂度。
-
公开(公告)号:CN111858218B
公开(公告)日:2022-07-08
申请号:CN202010745210.9
申请日:2020-07-29
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F11/22
Abstract: 本申请公开了一种FPGA的AMBA总线接口调试方法、装置及FPGA,该方法包括:获取目标调试命令脚本,其中,所述目标调试命令脚本为通过Vivado工具获取到的TCL脚本;调用所述Vivado工具中的JTAG to AXI IP将所述目标调试命令脚本转换为标准AXI接口数据;调用所述Vivado工具中的AXI Interconnect IP以及根据目标接口模块确定出的预设IP进行所述标准AXI接口数据对应的调试操作,以便对所述目标接口模块进行调试,其中,所述目标接口模块为所述目标调试命令脚本中的目标地址对应的接口模块。这样能够大大提高调试效率,提高了调试的灵活性。
-
公开(公告)号:CN111858205B
公开(公告)日:2022-07-08
申请号:CN202010614657.2
申请日:2020-06-30
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本申请公开了一种芯片调试方法,应用于设置了主时钟以及调试时钟的芯片中,包括:在接收到主时钟运行指令之后,基于主时钟运行芯片,且基于主时钟监控芯片的即时运行数据并存储至预设的存储区域中;在主时钟停止之后,基于调试时钟将当前监控到的芯片的即时运行数据存储至存储区域中;在接收到数据导出指令时,基于调试时钟将存储区域中的数据进行导出以进行芯片调试。应用本申请的方案,通过双时钟有效地获取到芯片的即时运行数据,实现芯片调试。本申请还提供了一种芯片调试系统,具有相应技术效果。
-
公开(公告)号:CN111865811B
公开(公告)日:2022-06-17
申请号:CN202010589327.2
申请日:2020-06-24
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: H04L47/17 , H04L47/30 , H04L47/31 , H04L47/625
Abstract: 本申请公开了一种数据处理方法、装置、设备及介质,包括:获取待处理报文;根据目标信息确定是否将待处理报文拆分以及拆分方式;若拆分,则根据拆分方式将待处理报文拆分,得到第一报文段和第二报文段;第一报文段处理复杂度高于第二报文段;将待处理报文对应的状态信息保存至第一缓存;利用预设处理方式对第一报文段进行处理,然后将处理后第一报文段和对应的报文序号帧计数值保存至第二缓存,并将第二报文段和对应的报文序号帧计数值直接保存至第三缓存,将不进行拆分处理的待处理报文和对应的报文序号帧计数值保存至第三缓存;利用第一缓存、第二缓存、第三缓存中的缓存数据进行报文组帧处理。能够实现数据的高速处理,并且避免资源浪费。
-
-
-
-
-
-
-
-
-