-
公开(公告)号:CN102569367A
公开(公告)日:2012-07-11
申请号:CN201110435840.7
申请日:2011-12-22
IPC: H01L29/423 , H01L29/78 , H01L21/336
CPC classification number: H01L29/7813 , H01L29/045 , H01L29/1608 , H01L29/4236 , H01L29/42368 , H01L29/66068 , H01L29/7397
Abstract: 一种SiC半导体器件包括衬底(1)、漂移层(2)、基极区(3)、源极区(4)、沟槽(6)、栅极氧化物膜(7)、栅电极(8)、源电极(9)和漏电极(11)。衬底(1)以Si面作为主表面。源极区(4)具有Si面。从所述源极区(4)的表面到比所述基极区(3)更深的部分提供沟槽(6),所述沟槽(6)在一个方向上沿纵向延伸并具有Si面底部。所述沟槽(6)至少在与所述基极区(3)接触的部分具有倒锥形形状,该倒锥形形状在入口部分的宽度比底部更小。
-
公开(公告)号:CN102403338A
公开(公告)日:2012-04-04
申请号:CN201110281178.4
申请日:2011-09-14
IPC: H01L29/36 , H01L29/78 , H01L21/265 , H01L21/336
CPC classification number: H01L29/7813 , H01L29/086 , H01L29/1608 , H01L29/41766 , H01L29/45 , H01L29/66068
Abstract: 一种SiC半导体器件,包括:按下述顺序堆叠的衬底(1)、漂移层(2)和基极区(3);第一和第二源极区(4a,4b)和基极区中的接触层(5);穿透所述源极和基极区的沟槽(6);沟槽中的栅电极(8);覆盖栅电极,具有接触孔的层间绝缘膜(10);经由所述接触孔与所述源极区和所述接触层耦合的源电极(9);衬底上的漏电极(11);以及金属硅化物膜(30)。高浓度的第二源极区比低浓度的第一源极区更浅,且高浓度的第二源极区具有被层间绝缘膜覆盖的部分,该部分包括表面附近的低浓度的第一部以及比第一部深的高浓度的第二部。第二部上的金属硅化物膜的厚度大于第一部上的金属硅化物膜的厚度。
-
公开(公告)号:CN111384158A
公开(公告)日:2020-07-07
申请号:CN201911364732.8
申请日:2019-12-26
Applicant: 株式会社FLOSFIA , 株式会社电装
IPC: H01L29/24 , H01L23/367 , H01L29/732 , H01L29/739 , H01L29/778 , H01L29/786 , H01L29/872 , H01L33/26 , H01L33/64
Abstract: 本发明提供一种对要求散热性的半导体装置等有用的、晶体品质优异的结晶性氧化物半导体、半导体装置及半导体系统。在形成至少包括第一晶轴和第二晶轴的结晶性氧化物半导体时,通过使第二边比第一边短,使第一晶轴方向的线热膨胀系数比第二晶轴方向的线热膨胀系数小,使第一边方向与第一晶轴方向平行或大致平行,使第二边方向与第二晶轴方向平行或大致平行,从而得到一种结晶性氧化物半导体,该结晶性氧化物半导体至少包括第一边和比第一边短的第二边,第一晶轴方向的线热膨胀系数比第二晶轴方向的线热膨胀系数小,第一边方向与第一晶轴方向平行或大致平行,第二边方向与第二晶轴方向平行或大致平行。
-
公开(公告)号:CN111383911A
公开(公告)日:2020-07-07
申请号:CN201911366053.4
申请日:2019-12-26
Applicant: 株式会社FLOSFIA , 株式会社电装
IPC: H01L21/02
Abstract: 本发明提供一种对要求散热性的半导体装置等有用的、晶体品质优异的结晶性氧化物膜、半导体装置及半导体系统。在形成至少包括第一晶轴和第二晶轴、以含有镓的金属氧化物为主要成分的结晶性氧化物膜时,通过使第二边比第一边短,使第一晶轴方向的线热膨胀系数比第二晶轴方向的线热膨胀系数小,使第一边方向与第一晶轴方向平行或大致平行,使第二边方向与第二晶轴方向平行或大致平行,从而得到一种结晶性氧化物膜,该结晶性氧化物膜至少包括第一边和比第一边短的第二边,第一晶轴方向的线热膨胀系数比第二晶轴方向的线热膨胀系数小,第一边方向与第一晶轴方向平行或大致平行,第二边方向与第二晶轴方向平行或大致平行。
-
公开(公告)号:CN111133588A
公开(公告)日:2020-05-08
申请号:CN201880059522.5
申请日:2018-09-17
Applicant: 株式会社电装
IPC: H01L29/78 , H01L21/336 , H01L29/12
Abstract: 在以一个方向为长度方向的沟槽栅构造的下方,配置具有以与沟槽栅构造交叉的方向为长度方向的JFET部(3)及电场阻挡层(4)的饱和电流抑制层(3、4)。此外,JFET部(3)和电场阻挡层(4)为交替地反复形成的条形状,将JFET部(3)做成具有第1导电型杂质浓度比较高的第1层(3b)和第1导电型杂质浓度比其低的第2层(3c)的结构。
-
公开(公告)号:CN104380471A
公开(公告)日:2015-02-25
申请号:CN201380031045.9
申请日:2013-06-06
IPC: H01L29/78 , H01L21/28 , H01L21/336 , H01L27/04 , H01L29/06 , H01L29/12 , H01L29/47 , H01L29/861 , H01L29/868 , H01L29/872
CPC classification number: H01L29/7811 , H01L21/046 , H01L21/0475 , H01L21/30604 , H01L21/308 , H01L21/761 , H01L21/8213 , H01L29/0615 , H01L29/063 , H01L29/0634 , H01L29/0661 , H01L29/0696 , H01L29/0878 , H01L29/1095 , H01L29/157 , H01L29/158 , H01L29/1608 , H01L29/41766 , H01L29/4236 , H01L29/66068 , H01L29/66727 , H01L29/66734 , H01L29/7806 , H01L29/7813 , H01L29/861 , H01L29/872
Abstract: SiC半导体装置具备以埋入沟槽(5a)内的方式具有低浓度区域(5b)和高浓度区域(5c)的p型区域(5),该沟槽(5a)形成在单元区域中,由低浓度区域(5b)构成p型柱,并且由高浓度区域(5c)构成p+型深层。由此,能够由基于低浓度区域(5b)的p型柱和基于n型漂移层(2)的n型柱构成SJ构造,所以实现了导通电阻的降低。此外,通过基于高浓度区域(5c)的p+型深层在截止时阻断漏极电位,所以能够缓和对栅极绝缘膜(8)施加的电场,能够防止栅极绝缘膜(8)被破坏。因此,SiC半导体装置能够实现降低导通电阻和防止栅极绝缘膜(8)破坏这双方。
-
公开(公告)号:CN103460388A
公开(公告)日:2013-12-18
申请号:CN201280016150.0
申请日:2012-09-04
IPC: H01L29/12 , H01L21/336 , H01L29/78
CPC classification number: H01L29/66666 , H01L21/3065 , H01L29/1608 , H01L29/34 , H01L29/4236 , H01L29/66068 , H01L29/7813
Abstract: 一种碳化硅半导体器件的制造方法,包括:在碳化硅衬底(1)上形成漂移层(2);在所述漂移层(2)的表面部分上或表面部分中形成基极层(3);在所述基极层(3)的表面部分中形成源极区(4);形成沟槽(6),以穿透所述基极层(3)并且到达所述漂移层(2);在所述沟槽(6)中的所述栅极绝缘膜(7)上形成栅极电极(8);形成电连接至所述源极区(4)和所述基极层(3)的源极电极(9);以及在所述衬底(1)的背侧表面上形成漏极电极(11)。形成所述沟槽(6)包括:对衬底表面进行平坦化,并且在平坦化之后蚀刻以形成所述沟槽(6)。
-
公开(公告)号:CN103348478A
公开(公告)日:2013-10-09
申请号:CN201280008329.1
申请日:2012-02-06
IPC: H01L29/10 , H01L29/78 , H01L29/739 , H01L29/16 , H01L21/336 , H01L29/66
CPC classification number: H01L29/7813 , H01L29/0634 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/66068 , H01L29/66348 , H01L29/7397
Abstract: 一种SiC半导体器件,包括:半导体开关元件,其具有:按照以下顺序叠置的衬底(1)、漂移层(2)以及基底区域(3);在基底区域(3)中的源极区域(4)和接触区域(5);从源极区域(4)的表面延伸以穿透基底区域(3)的沟槽(6);沟槽(6)中的栅极绝缘膜(8)上的栅电极(9);与源极区域(4)和基底区域(3)电耦合的源电极(11);衬底(1)的背面上的漏电极(13);以及多个深层(10),所述深层位于漂移层(2)的上方部分中、比沟槽(6)深、并且在与沟槽的纵向方向交叉的方向上延伸。每个深层(10)具有上方部分和下方部分(10b,10a)。上方部分(10b)的宽度小于下方部分(10a)的宽度。
-
-
-
-
-
-
-