均衡器以及再现信号处理装置

    公开(公告)号:CN1447331A

    公开(公告)日:2003-10-08

    申请号:CN03107288.7

    申请日:2003-03-21

    Abstract: 一种均衡器,其中,系数器(102-i)包括2个抽头系数(cip、cin)。比较器(103)将作为基准信号的中央抽头信号(x3)的值与规定阈值(108)进行比较,根据这个比较结果,生成选择信号(SS)并输出。系数器(102-i)基于选择信号(SS),选择抽头系数(cip、cin)中的一个作为选择系数(ci),并使其乘以抽头信号(xi)。由此,能够响应作为基准信号的中央抽头信号(x3)的值,适当地转换均衡器所有的抽头系数。从而可以对由于盘制造时的不对称现象等原因所引起而呈现出的输入信号的非线性进行正确补偿。

    接收机和发送接收系统
    23.
    发明公开

    公开(公告)号:CN102273082A

    公开(公告)日:2011-12-07

    申请号:CN201080003968.X

    申请日:2010-02-15

    CPC classification number: H04L27/206 H04L1/0057 H04L1/206 H04L27/2332

    Abstract: 在无线通信的接收机中,作为表示接收状况的良好程度的信号品质指标,由方差计算部(45)计算出解调部D的中间输出信号的“方差”来使用。在该“方差”较小时,进行例如降低LNA(22)的增益、或者降低BB振荡器(29)的动作时钟频率等。因此,在指标接收状况良好,且能够充分确保性能的状况下,能够稍微降低性能来削减消耗功率。所述“方差”作为信号品质指标,是运算简单且简洁的新的指标。

    定时抽取装置和图像显示装置

    公开(公告)号:CN101176156B

    公开(公告)日:2011-07-20

    申请号:CN200580049771.9

    申请日:2005-11-11

    CPC classification number: H04L7/04 G11B20/10009 G11B2020/1287

    Abstract: 非同步定时检测器(3)根据非同步时钟生成器(4)的非同步时钟,检测和测量来自A/D转换器(2)的数字值的声音和图像再现信号的特定模式(同步模式)及其出现间隔,计算该测量出的同步模式的出现间隔(非同步时钟的个数)与标准值(按同步时钟测量同步模式的出现间隔而得到的同步时钟的个数)的周期比率。伪同步时钟生成器(7)根据所述周期比率,间取所述非同步时钟,生成伪同步时钟,使得其成为与信道数据伪同步的同步时钟。因此,即使初始频率误差大时,直到定时恢复动作稳定为止能在比较短的时间内进行频率和相位的牵引。

    定时抽取装置和图像显示装置

    公开(公告)号:CN101176156A

    公开(公告)日:2008-05-07

    申请号:CN200580049771.9

    申请日:2005-11-11

    CPC classification number: H04L7/04 G11B20/10009 G11B2020/1287

    Abstract: 非同步定时检测器(3)根据非同步时钟生成器(4)的非同步时钟,检测和测量来自A/D转换器(2)的数字值的声音和图像再现信号的特定模式(同步模式)及其出现间隔,计算该测量出的同步模式的出现间隔(非同步时钟的个数)与标准值(按同步时钟测量同步模式的出现间隔而得到的同步时钟的个数)的周期比率。伪同步时钟生成器(7)根据所述周期比率,间取所述非同步时钟,生成伪同步时钟,使得其成为与信道数据伪同步的同步时钟。因此,即使初始频率误差大时,直到定时恢复动作稳定为止能在比较短的时间内进行频率和相位的牵引。

    再现信号处理装置
    26.
    发明公开

    公开(公告)号:CN101002263A

    公开(公告)日:2007-07-18

    申请号:CN200580025759.4

    申请日:2005-04-18

    Inventor: 河边章 山本明

    Abstract: 在从模拟再现信号提取再现数据和与该再现数据同步的时钟的再现信号处理装置中,从由插入器(3)、定时恢复电路(4)以及控制电路(5)构成的时钟提取环路中除去数字均衡器(2)。该数字均衡器(2)配置在A/D转换器(1)和插入器(3)之间,对来自上述A/D转换器(1)的数字值的再现数据以来自合成器(7)的固定时钟CLK的时序进行均衡处理。上述数字均衡器(2)的多个系数,基于来自上述定时恢复电路(4)的频率比信息(4a),利用控制电路(5),使用系数设定器6进行更新。因此,不管由数字均衡器进行的再现信号的均衡处理怎样,都能够谋求时钟提取功能的高速化。

    信号处理装置
    27.
    发明授权

    公开(公告)号:CN1287380C

    公开(公告)日:2006-11-29

    申请号:CN02157824.9

    申请日:2002-12-18

    CPC classification number: G11B20/10046 G11B20/10009 G11B20/10296

    Abstract: 一种信号处理装置,包括:模拟滤波器(3),模拟/数码变换器,适应型均衡滤波器,平均绝对误差电路(9)和控制电路(10),平均绝对误差电路,作为再现装置品质值平均绝对误差输出虚拟电路(8)提供的均衡误差,即横向滤波器(5)的输出值和目标值之差的绝对值平均值。控制电路,比较来自平均绝对误差电路的品质值平均绝对误差和所定的标准值(d),回应比较结果输出控制信号(CT1~CT5)。回应控制信号(CT1)模拟滤波器改变滤波特性。回应控制信号(CT2)虚拟电路改变虚拟计算的步骤大小。回应控制信号(CT3)横向滤波器改变抽头系数及抽头系数的设定值。这样,不仅能提高信号处理的性能,也可能进行品质补偿。

    电路仿真装置和电路仿真方法

    公开(公告)号:CN1207680C

    公开(公告)日:2005-06-22

    申请号:CN02158996.8

    申请日:2002-12-27

    Inventor: 山本明

    CPC classification number: G06F17/5036

    Abstract: 本发明提供进行包含模拟电路和数字电路的模拟、数字混合电路的动作仿真的电路仿真装置和电路仿真方法。模拟电路仿真器(101)根据模拟电路结构信息和表示输入到模拟电路的信号的信号信息来仿真模拟电路的动作,数字电路仿真器(102)根据数字电路结构信息和表示输入到数字电路的信号的信号信息来仿真数字电路的动作。控制部(103)控制基于仿真器(101、102)的仿真的执行定时,对于模拟电路仿真器(101),使其仿真各给定周期Δt的动作,而对于数字电路仿真器(102),使其按照从模拟电路输出,并输入到数字电路的时钟信号等的电平变化,来进行数字电路的动作的仿真。能使模拟、数字混合电路的仿真高速化。

    适应均衡装置和适应均衡方法

    公开(公告)号:CN1595520A

    公开(公告)日:2005-03-16

    申请号:CN200410077010.1

    申请日:2004-09-09

    Abstract: 本发明提供一种能够将系数控制循环的延迟抑制为很小而提高系数的收敛特性的适应均衡装置。它根据重放信号的质量,通过选择器选择最大似然解码比特序列、维托毕解码过程中的临时解码比特序列、对均衡器(4)的输出进行二值化得到的比特序列以及对均衡器(4)的输入进行二值化得到的比特序列中的任意一个。另外,在选择器中,为了与由上述选择器选择的比特序列(b)的定时符合,而选择延迟调整了的均衡器(4)的输出、均衡器(4)的输入。然后,系数适应控制器(8)根据上述比特序列(b)、上述延迟调整了的均衡器(4)的输出、上述延迟调整了的均衡器(4)的输入,更新在上述均衡器(4)中使用的间隔系数,使得最大似然解码时的误差极小化。

Patent Agency Ranking